[发明专利]基于忆阻器基本逻辑门的9-2线正负三值编码器电路在审
申请号: | 202111645539.9 | 申请日: | 2021-12-30 |
公开(公告)号: | CN114337649A | 公开(公告)日: | 2022-04-12 |
发明(设计)人: | 周嘉维;王晓媛;吴志茹;董传涛 | 申请(专利权)人: | 杭州电子科技大学 |
主分类号: | H03K19/20 | 分类号: | H03K19/20 |
代理公司: | 浙江千克知识产权代理有限公司 33246 | 代理人: | 周雷雷 |
地址: | 310018 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 忆阻器 基本 逻辑 正负 编码器 电路 | ||
1.基于忆阻器基本逻辑门的9-2线正负三值编码器电路,其特征在于,包括负三值9-2线编码器和正三值9-2线编码器,其中负三值编码器包括四个三值最小值门TMIN,两个标准三值反相器STI,两个负极性三值反相器NTI和两个三值与门;正三值编码器包括四个三值最大值门TMAN,两个标准三值反相器STI,两个正极性三值反相器PTI和两个三值或门;
标准三值反相器STI由两个忆阻器和两个MOS管构成,负极性三值反相器NTI和正极性三值反相PTI均由一个忆阻器和一个MOS管构成,负三值反相器采用的是PMOS管,正三值反相器采用的是NMOS管;对于负三值反相器,当输入为逻辑-2时,标准三值反相器STI和负极性三值反相器NTI输出逻辑0;当输入为逻辑-1,标准三值反相器STI和负极性三值反相器NTI分别输出逻辑-1和逻辑-2;当输入为逻辑0时,标准三值反相器STI和负极性三值反相器NTI分别输出逻辑-2;
每个三值最小值门和三值最大值门均由三个忆阻器构成,其功能为求三个输入端的逻辑最小值和最大值;
两输入三值与门和三值或门均由两个个忆阻器构成,其与门的功能为求两个输入的最小值,或门的功能为求两个输入的最大值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111645539.9/1.html,转载请声明来源钻瓜专利网。