[发明专利]一种低速总线数据的传输方法、装置及计算机存储介质在审
申请号: | 202111408739.2 | 申请日: | 2021-11-24 |
公开(公告)号: | CN114281731A | 公开(公告)日: | 2022-04-05 |
发明(设计)人: | 王红磊;武丽伟 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/38 |
代理公司: | 济南诚智商标专利事务所有限公司 37105 | 代理人: | 张志欣 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 低速 总线 数据 传输 方法 装置 计算机 存储 介质 | ||
1.一种低速总线数据的传输方法,其特征是,所述传输方法包括以下步骤:
主板侧将需要传递给BMC的数据信号均接入到第一可编程器件;
所述第一可编程器件解析所述数据信号,将需要传递的数据内容通过高速差分总线传递到BMC侧的第二可编程器件上;
所述第二可编程器件对所述数据内容进行解析,将数据恢复到BMC的对应接口,完成与BMC的通信。
2.根据权利要求1所述低速总线数据的传输方法,其特征是,所述第一可编程逻辑器件和第二可编程逻辑器件均为CPLD。
3.根据权利要求1所述低速总线数据的传输方法,其特征是,所述第一可编程逻辑器件和第二可编程逻辑器件均为FPGA。
4.根据权利要求1所述低速总线数据的传输方法,其特征是,所述数据信号包括I2C数据信号、SPI数据信号、LPC数据信号、SGPIO数据信号、JTAG数据信号、VGA数据信号和GPIO数据信号。
5.根据权利要求1所述低速总线数据的传输方法,其特征是,所述第一可编程器件解析所述数据信号的具体过程为:
通过低速总线IO接口获取所述数据信号;
对所述数据信号进行分类处理,并将数据内容分类存储至器件内部。
6.根据权利要求1所述低速总线数据的传输方法,其特征是,所述第二可编程器件对所述数据内容进行解析的具体过程为:
对通过高速差分总线获取到的数据内容进行分类;
将分类后的数据内容存储至器件内部。
7.根据权利要求1所述低速总线数据的传输方法,其特征是,所述第一可编程器件和第二可编程器件上均设有存储模块,用于暂存所述数据内容。
8.一种低速总线数据的传输装置,包括主板和BMC,其特征是,所述主板上设有第一可编程器件,所述BMC板上设有第二可编程器件;
所述第一可编程器件获取主板侧需要传递给BMC的数据信号,对所述数据信号进行解析,并将需要传递的数据内容通过高速差分总线传递到BMC侧的第二可编程器件上;
所述第二可编程器件对所述数据内容进行解析,将数据恢复到BMC的对应接口,完成与BMC的通信。
9.根据权利要求8所述低速总线数据的传输装置,其特征是,所述第一可编程器件和第二可编程器件上均设有存储模块,用于暂存所述数据内容。
10.一种计算机存储介质,所述计算机存储介质中存储有计算机指令,其特征是,所述计算机指令在权利要求8或9所述传输装置上运行时,使所述传输装置执行如权利要求1-7任一项所述传输方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111408739.2/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置