[发明专利]带隙基准启动电路及射频芯片有效

专利信息
申请号: 202111344992.6 申请日: 2021-11-12
公开(公告)号: CN114035636B 公开(公告)日: 2022-07-08
发明(设计)人: 唐生东;郭嘉帅 申请(专利权)人: 深圳飞骧科技股份有限公司
主分类号: G05F1/56 分类号: G05F1/56
代理公司: 深圳君信诚知识产权代理事务所(普通合伙) 44636 代理人: 刘伟
地址: 518057 广东省深圳市南山区南头街*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 基准 启动 电路 射频 芯片
【权利要求书】:

1.一种带隙基准启动电路,其特征在于,所述带隙基准启动电路包括:

带隙基准单元,用于产生基准电压并输出;

启动电路,所述启动电路连接至所述带隙基准单元的输出端,用于将处于兼并态时的所述带隙基准单元输出的低电平电压反相,以触发所述启动电路输出高电平至所述带隙基准单元,以使所述带隙基准单元脱离兼并态并输出高电平;

所述带隙基准单元包括第一晶体管、第二晶体管、第一电阻、第二电阻、第三电阻、第一三极管、第二三极管以及运算放大器;

所述第一晶体管的源极连接至所述第二晶体管的源极,并共同用于连接至电源电压;所述第一晶体管的栅极连接至所述第二晶体管的栅极;所述第一晶体管的漏极经依次串联所述第一电阻和所述第三电阻后连接至所述第一三极管的发射极;

所述第二晶体管的漏极作为所述带隙基准单元的输出端,并经串联所述第二电阻后连接至所述第二三极管的发射极;

所述第一三极管的集电极连接至所述第二三极管的集电极,并作为所述带隙基准单元的第一输入端,且所述第一三极管的集电极连接至接地;

所述第一三极管的基极连接至所述第二三极管的基极并共同连接至接地;

所述运算放大器的正极输入端连接至所述第一电阻与所述第三电阻之间;所述运算放大器的负极输入端连接至所述第二电阻与所述第二三极管的发射极之间;所述运算放大器的输出端作为所述带隙基准单元的第二输入端,并连接至所述第一晶体管的栅极;

所述启动电路的输入端连接至所述带隙基准单元的输出端,用于接收所述带隙基准单元处于兼并态时输出的低电平电压;所述启动电路的第一输出端连接至所述带隙基准单元的第一输入端,所述启动电路的第二输出端连接至所述带隙基准单元的第二输入端,用于将所述低电平电压反相以触发所述启动电路输出高电平至所述带隙基准单元,使所述带隙基准单元脱离兼并态并输出高电平;

所述启动电路包括反相器和第三晶体管;所述反相器的输入端作为所述启动电路的输入端,所述反相器的输出端连接至所述第三晶体管的栅极;所述第三晶体管的源极作为所述启动电路的第一输出端,所述第三晶体管的漏极作为所述启动电路的第二输出端。

2.根据权利要求1所述的带隙基准启动电路,其特征在于,所述启动电路还包括串联至所述反相器和所述第三晶体管的栅极之间的缓冲器。

3.根据权利要求1所述的带隙基准启动电路,其特征在于,所述第一晶体管和所述第二晶体管均为PMOS管。

4.根据权利要求1所述的带隙基准启动电路,其特征在于,所述第一三极管和所述第二三极管均为BJT管。

5.根据权利要求1所述的带隙基准启动电路,其特征在于,所述第三晶体管为NMOS管。

6.根据权利要求1所述的带隙基准启动电路,其特征在于,所述反相器设计为迟滞结构。

7.一种射频芯片,其特征在于,包括如权利要求1-6任意一项所述的带隙基准启动电路。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳飞骧科技股份有限公司,未经深圳飞骧科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202111344992.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top