[发明专利]处理器单元、访问内存的方法、计算机主板和计算机系统有效
申请号: | 202111259528.7 | 申请日: | 2021-10-28 |
公开(公告)号: | CN113703690B | 公开(公告)日: | 2022-02-22 |
发明(设计)人: | 赵继业;郇丹丹;李祖松 | 申请(专利权)人: | 北京微核芯科技有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F9/50;G06F13/16 |
代理公司: | 北京北汇律师事务所 11711 | 代理人: | 张臻贤 |
地址: | 100190 北京市海淀区*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理器 单元 访问 内存 方法 计算机 主板 计算机系统 | ||
1.一种处理器单元,其特征在于,包括缓存控制器、片内缓存、第一内存控制器、第二内存控制器和第一SEDRAM接口,其中所述片内缓存、所述第一内存控制器和所述第二内存控制器均与所述缓存控制器连接,所述第一内存控制器与所述第一SEDRAM接口连接,所述第一SEDRAM接口用于连接与所述处理器单元键合在一起并封装在同一块芯片中的用作第一内存的第一SEDRAM存储器,所述第二内存控制器用于连接所述芯片外部的用作第二内存的板载内存,
其中,所述处理器单元被配置为,访问片内缓存以读取数据,在访问片内缓存未命中数据的情况下,判断所述数据的存储位置,以及如果所述数据存储在所述第一内存中,则所述处理器单元向所述第一内存控制器发送控制命令,所述第一内存控制器通过所述第一SEDRAM接口访问所述第一内存,将所述数据发送到所述片内缓存,如果所述数据存储在所述第二内存中,则所述处理器单元向所述第二内存控制器发送控制命令,所述第二内存控制器访问所述第二内存,将所述数据发送到所述片内缓存。
2.根据权利要求1所述的处理器单元,其特征在于,所述缓存控制器还与第二SEDRAM接口连接,所述第二SEDRAM接口用于连接用作末级缓存的第二SEDRAM存储器。
3.根据权利要求2所述的处理器单元,其特征在于,所述第一SEDRAM接口和第二SEDRAM接口是同一个或者不同的SEDRAM接口,和/或所述第一SEDRAM存储器和所述第二SEDRAM存储器实现在同一块SEDRAM存储器的不同部分上。
4.根据权利要求3所述的处理器单元,其特征在于,所述第一SEDRAM存储器和所述第二SEDRAM存储器是动态地或者静态地划分的。
5.根据权利要求1-4中任一项所述的处理器单元,其特征在于,所述第一内存和所述第二内存是静态分配的或者动态分配的。
6.一种处理器单元访问内存的方法,其特征在于,所述处理器单元包括缓存控制器、片内缓存、第一内存控制器、第二内存控制器和第一SEDRAM接口,其中所述片内缓存、所述第一内存控制器和所述第二内存控制器均与所述缓存控制器连接,所述第一内存控制器与所述第一SEDRAM接口连接,所述第一SEDRAM接口用于连接与所述处理器单元键合在一起并封装在同一块芯片中的用作第一内存的第一SEDRAM存储器,所述第二内存控制器用于连接所述芯片外部的用作第二内存的板载内存,所述方法包括如下步骤:
S1:所述处理器单元访问片内缓存以读取数据;
S2:在访问片内缓存未命中数据的情况下,判断所述数据的存储位置;以及
S3:如果所述数据存储在所述第一内存中,则所述处理器单元向所述第一内存控制器发送控制命令,所述第一内存控制器通过所述第一SEDRAM接口访问所述第一内存,将所述数据发送到所述片内缓存;如果所述数据存储在所述第二内存中,则所述处理器单元向所述第二内存控制器发送控制命令,所述第二内存控制器访问所述第二内存,将所述数据发送到所述片内缓存。
7.一种计算机主板,其特征在于,包括处理器芯片以及所述第二内存的安装槽,所述处理器芯片包括根据权利要求1-5中任一项所述的处理器单元以及与所述处理器单元键合在一起并封装在同一块芯片中的所述用作第一内存的第一SEDRAM存储器。
8.一种计算机系统,其特征在于,包括根据权利要求1-5中任一项所述的处理器单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京微核芯科技有限公司,未经北京微核芯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111259528.7/1.html,转载请声明来源钻瓜专利网。