[发明专利]基于高速接口的数据传输方法、器件、设备及存储介质在审
申请号: | 202110953506.4 | 申请日: | 2021-08-19 |
公开(公告)号: | CN113691351A | 公开(公告)日: | 2021-11-23 |
发明(设计)人: | 伍远明 | 申请(专利权)人: | 广州慧睿思通科技股份有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00;H04L1/24 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 511442 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 高速 接口 数据传输 方法 器件 设备 存储 介质 | ||
1.一种基于高速接口的数据传输方法,所述方法应用于第一器件,所述第一器件基于至少一个高速接口与第二器件进行数据传输,其特征在于,所述高速接口配置有多路用于传输数据的逻辑链路和至少一路用于传输预设测试数据的测试链路;所述方法包括:
通过多路所述逻辑链路接收所述第二器件发送的数据以及通过至少一路所述测试链路接收所述第二器件发送的预设测试数据;
校验分析接收到的所述预设测试数据,得到所述预设测试数据的校验结果;
根据所述校验结果,确定所述测试链路的运行状态以得到多路所述逻辑链路的运行状态。
2.根据权利要求1所述的方法,其特征在于,在校验分析接收到的所述预设测试数据,得到所述预设测试数据的校验结果的步骤中,所述校验分析的方法为奇偶校验法、循环冗余校验法、MD5校验法、DES算法校验法或递增数校验法中的任一种。
3.根据权利要求1所述的方法,其特征在于,根据所述校验结果,确定所述测试链路的运行状态以得到多路所述逻辑链路的运行状态之后,还包括:
若所述校验结果为异常情况,则发送反馈信息给所述第二器件,所述反馈信息承载有用于指令所述第二器件重新发送异常情况节点的数据的标志信息;和/或,
若所述校验结果为异常情况,则标记当前异常情况节点,以用于标识当前多路所述逻辑链路所传输的数据为无效数据。
4.根据权利要求1所述的方法,其特征在于,根据所述校验结果,确定所述测试链路的运行状态以得到多路所述逻辑链路的运行状态之后,还包括:
若所述校验结果为异常情况,则累计记录当前异常次数;
当预设时间内累计记录的异常次数超过预设阀值时,输出警报信息以用于提示检修。
5.根据权利要求1-4任一所述的方法,其特征在于,通过多路所述逻辑链路接收所述第二器件发送的数据以及通过至少一路所述测试链路接收所述第二器件发送的预设测试数据之前,还包括:
对多路所述逻辑链路和至少一路所述测试链路进行多次高速接口测试,得到测试结果;
根据测试结果,确定是否启动高速接口的检修,以使所述高速接口准确进行数据传输。
6.根据权利要求1所述的方法,其特征在于,所述第一器件与所述第二器件之间基于OBSAI协议和/或CPRI协议设置所述高速接口。
7.根据权利要求6所述的方法,其特征在于,所述高速接口为AIF接口。
8.一种第一器件,所述第一器件基于至少一个高速接口与第二器件进行数据传输,其特征在于,所述高速接口配置有多路用于传输数据的逻辑链路和至少一路用于传输预设测试数据的测试链路;所述第一器件包括:
第一接收单元,用于通过多路所述逻辑链路接收所述第二器件发送的数据以及通过至少一路所述测试链路接收所述第二器件发送的预设测试数据;
第一校验单元,用于校验分析接收到的所述预设测试数据,得到所述预设测试数据的校验结果;
第一确定单元,用于根据所述校验结果,确定所述测试链路的运行状态以得到多路所述逻辑链路的运行状态。
9.根据权利要求8所述的器件,其特征在于,所述第一器件还包括:
第一发送单元,用于在所述校验结果为异常情况下,发送反馈信息给所述第二器件,所述反馈信息承载有用于指令所述第二器件重新发送异常情况节点的数据的标志信息;和/或,所述第一器件还包括:
第一标记单元,用于在所述校验结果为异常情况下,标记当前异常情况节点,以用于标识当前多路所述逻辑链路所传输的数据为无效数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州慧睿思通科技股份有限公司,未经广州慧睿思通科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110953506.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一体成型吉他及其生产工艺
- 下一篇:双面布线触控器