[发明专利]一种强锁存结构的D触发器电路有效
申请号: | 202110921437.9 | 申请日: | 2021-08-11 |
公开(公告)号: | CN113472323B | 公开(公告)日: | 2023-06-23 |
发明(设计)人: | 卢文娟;孙雨佳;朱志国;吕盼稂;彭春雨;吴秀龙;蔺智挺;陈军宁 | 申请(专利权)人: | 安徽大学;合肥海图微电子有限公司;合肥市微电子研究院有限公司 |
主分类号: | H03K3/3562 | 分类号: | H03K3/3562;H03K3/012 |
代理公司: | 北京凯特来知识产权代理有限公司 11260 | 代理人: | 郑立明;陈亮 |
地址: | 230601 安徽*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 强锁存 结构 触发器 电路 | ||
1.一种强锁存结构的D触发器电路,其特征在于,所述电路包括依次连接的四个逻辑输入反相器、强锁存电路、两个传输门,其中:
第一逻辑输入反相器由一个NMOS晶体管NM0、一个PMOS晶体管PM0构成;PMOS晶体管PM0的源极与电源VDD相连,NMOS晶体管NM0的源极与地线GND相连,PM0的漏极与NM0的漏极相互连接作为输出信号,PM0的栅极与NM0的栅极相互连接作为输入信号;
第二逻辑输入反相器由一个NMOS晶体管NM1、一个PMOS晶体管PM1构成;PMOS晶体管PM1的源极与电源VDD相连,NMOS晶体管NM1的源极与GND相连,PM1的漏极与NM1的漏极相互连接作为输出信号,PM1的栅极与NM1的栅极相互连接作为输入信号;
第三逻辑输入反相器由一个NMOS晶体管NM4、一个PMOS晶体管PM4构成;PMOS晶体管PM4的源极与电源VDD相连,NMOS晶体管NM4的源极与GND相连,PM4的漏极与NM4的漏极相互连接作为输出信号,PM4的栅极与NM4的栅极相互连接作为输入信号;
第四逻辑输入反相器由一个NMOS晶体管NM5、一个PMOS晶体管PM5构成;PMOS晶体管PM5的源极与电源VDD相连,NMOS晶体管NM5的源极与GND相连,PM5的漏极与NM5的漏极相互连接作为输出信号,PM5的栅极与NM5的栅极相互连接作为输入信号;
且四个逻辑输入反相器都是PMOS漏极与NMOS漏极相连;
所述强锁存电路包括两个NMOS晶体管NM6和NM7,四个PMOS晶体管PM6、PM8、PM7和PM9,其中:
左侧部分的PM7、PM6、NM6依次串联,右侧部分的PM9、PM8、NM7同样依次串联,两侧部分构成强锁存结构,左侧部分NMOS晶体管NM6和PMOS晶体管PM7每次变化只有一个管子导通,右侧部分NMOS晶体管NM7和PMOS晶体管PM9每次变化只有一个管子导通;
PMOS晶体管PM6栅极与Q节点相连,PMOS晶体管PM8栅极与Q非节点相连,相互构成负反馈回路;
所述强锁存电路接收四个逻辑输入反相器给进来的方波信号,并保存在Q和Q非节点,在转换过程中利用晶体管超截止,每次转换能减少左侧或右侧部分的电流从VDD流入GND,从而大大减少动态泄漏,降低了功耗;
第一传输门由一个PMOS晶体管PM2和一个NMOS晶体管NM2组成,位于所述第一逻辑输入反相器和第三逻辑输入反相器之间,作为时钟CLK的控制信号,当CLK始终为高电平,则所述第一传输门让所述第一逻辑输入反相器的高电平输入到第三逻辑输入反相器,当CLK为低电平时,则所述第一传输门关闭,不让所述第一逻辑输入反相器和第三逻辑输入反相器之间的信号传输;
第二传输门由一个PMOS晶体管PM3和一个NMOS晶体管NM3组成,位于所述第二逻辑输入反相器和第四逻辑输入反相器之间,作为时钟CLK的控制信号,当CLK始终为高电平,则所述第二传输门让所述第二逻辑输入反相器的高电平输入到第四逻辑输入反相器,当CLK为低电平时,则所述第二传输门关闭,不让所述第二逻辑输入反相器和第四逻辑输入反相器之间的信号传输。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽大学;合肥海图微电子有限公司;合肥市微电子研究院有限公司,未经安徽大学;合肥海图微电子有限公司;合肥市微电子研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110921437.9/1.html,转载请声明来源钻瓜专利网。