[发明专利]子像素驱动电路以及像素驱动电路有效
申请号: | 202110773183.0 | 申请日: | 2021-07-08 |
公开(公告)号: | CN113571007B | 公开(公告)日: | 2022-11-01 |
发明(设计)人: | 谭敏力;刘健;刘林峰 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 蔡艾莹 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 驱动 电路 以及 | ||
1.一种像素驱动电路,其特征在于,多个所述像素驱动电路共同应用于显示面板,且包括多个子像素驱动电路,所述子像素驱动电路包括驱动模块以及发光模块,其中:
所述驱动模块用以向所述发光模块提供驱动电压;
所述发光模块包括N列发光单元,所述N列发光单元的颜色相同,所述N列发光单元用以被分别输入N个低电源电压,所述N个低电源电压的时序互不相同,且所述显示面板显示一帧画面的时间被划分为N个阶段;
且其中,在第M个阶段,第M列发光单元受所述驱动电压以及第M个低电源电压的作用而被驱动发光,且其余N-1列发光单元不发光;
在同一所述像素驱动电路中,颜色不同的多个子像素驱动电路沿列方向排布,其中,每一所述子像素驱动单元中的所述驱动模块共同耦接一个高电源电压,并且,在颜色不同的多个子像素驱动电路中,在所述列方向上位于同一直线的所述发光单元共同耦接一个所述低电源电压;
在所述列方向上位于同一直线的多个所述像素驱动电路中,不同所述像素驱动电路中,在所述列方向上位于同一直线的所述发光单元共同耦接一个所述低电源电压。
2.根据权利要求1所述的像素驱动电路,其特征在于,在所述第M个阶段,所述N个低电源电压的电压值互不相同,且所述第M个低电源电压具有最低电压值。
3.根据权利要求2所述的像素驱动电路,其特征在于,所述第M列发光单元的发光时间与所述第M个低电源电压维持所述最低电压值的时间成正比。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述第M列发光单元具有第M阈值电压,在所述第M个阶段,所述驱动电压与所述第M个低电源电压之间的差值大于所述第M阈值电压。
5.根据权利要求1所述的像素驱动电路,其特征在于,N=2,所述显示面板显示一帧画面的时间被划分为两个阶段,在第一个阶段,奇数列发光单元受奇数列低电源电压的作用而被驱动发光,在第二个阶段,偶数列发光单元受偶数列低电源电压的作用而被驱动发光,在所述第二个阶段结束后,所述显示面板完成所述一帧画面的显示。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动模块包括开关晶体管、驱动晶体管以及存储电容,其中:
所述开关晶体管的栅极与漏极分别用以接收扫描电压和数据电压;
所述驱动晶体管的漏极用以接收高电源电压,所述驱动晶体管的栅极与源极分别与所述开关晶体管的源极和所述发光模块电连接;
所述存储电容的一端与所述驱动晶体管的栅极电连接,另一端与所述发光模块电连接;
所述数据电压以及所述高电源电压共同作用于所述驱动晶体管,而使所述驱动晶体管的源极向所述发光模块提供所述驱动电压。
7.根据权利要求6所述的像素驱动电路,其特征在于,所述驱动模块还包括补偿晶体管,其中:
所述补偿晶体管的栅极以及漏极分别用以接收感测电压和基准电压,所述补偿晶体管的源极与所述驱动晶体管的源极电连接;
所述数据电压、所述高电源电压以及所述基准电压共同作用于所述驱动晶体管,而使所述驱动晶体管的源极向所述发光模块提供所述驱动电压。
8.根据权利要求1所述的像素驱动电路,其特征在于,所述发光模块为红色发光模块或绿色发光模块或蓝色发光模块。
9.根据权利要求1所述的像素驱动电路,其特征在于,多个所述子像素驱动电路并联连接于所述N个低电源电压与一个高电源电压之间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110773183.0/1.html,转载请声明来源钻瓜专利网。