[发明专利]一种动态比较器有效
申请号: | 202110762073.4 | 申请日: | 2021-07-06 |
公开(公告)号: | CN113422594B | 公开(公告)日: | 2022-11-25 |
发明(设计)人: | 包军林;郝丹阳;汤华莲;张丽;刘伟峰 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | H03K5/24 | 分类号: | H03K5/24 |
代理公司: | 西安鼎迈知识产权代理事务所(普通合伙) 61263 | 代理人: | 刘喜保 |
地址: | 710071 陕*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 动态 比较 | ||
1.一种动态比较器,其特征在于,包括:预放大器和锁存器,所述预放大器和锁存器级联;
所述预放大器中具有晶体管Mp1、Mp2、Mp3、Mp4、Mp5、Mn1、Mn2、Mn3、Mn4、Mn5和Mn6,所述晶体管Mp3、Mp4和Mp5的源极均接电源VDD,所述晶体管Mp3和Mp5的漏极分别接所述预放大器的N输出端和P输出端,所述晶体管Mp3、Mp4和Mp5的栅极均接时钟控制信号;
所述晶体管Mn1和Mn2的栅极和漏极均接所述晶体管Mp4的漏极,所述晶体管Mn1和Mn2的源极分别接所述预放大器的N输出端和P输出端;
所述晶体管Mp1和Mp2的源极均接所述晶体管Mp4的漏极,所述晶体管Mp1和Mp2的漏极分别接所述预放大器的N输出端和P输出端,所述晶体管Mp1和Mp2的栅极分别接输入信号VIN和VIP;
所述晶体管Mn3和Mn4的栅极分别接所述预放大器的P输出端和N输出端,所述晶体管Mn3和Mn4的漏极分别接所述预放大器的N输出端和P输出端,所述晶体管Mn3和Mn4的源极均接地;
所述晶体管Mn5和Mn6的漏极分别接所述预放大器的N输出端和P输出端,所述晶体管Mn5和Mn6的栅极均接时钟控制信号,所述晶体管Mn5和Mn6的源极均接地。
2.根据权利要求1所述的一种动态比较器,其特征在于,所述晶体管Mp3和Mp5的尺寸小于所述晶体管Mp4。
3.根据权利要求1所述的一种动态比较器,其特征在于,所述锁存器中具有晶体管Mp6、Mp7、Mp8、Mp9、Mp10、Mp11、Mn7、Mn8、Mn9和Mn10,所述晶体管Mp6和Mp7的源极均接电源VDD,漏极分别接所述晶体管Mn9和Mn10的漏极,所述晶体管Mp6和Mp7的栅极分别接所述晶体管Mn9和Mn10的栅极,所述晶体管Mn9和Mn10的源极分别接所述晶体管Mn7和Mn8的漏极,所述晶体管Mn7和Mn8的栅极分别接所述锁存器的N输入端和P输入端,所述晶体管Mn7和Mn8的源极均接地;
所述晶体管Mp6和Mp7的漏极分别输出比较结果信号VON和VOP;
所述晶体管Mp8和Mp9的源极均接电源VDD,栅极分别接所述锁存器的N输入端和P输入端,漏极则分别接所述晶体管Mp6和Mp7的漏极;
所述晶体管Mp10和Mp11的源极均接电源VDD,栅极分别接所述锁存器的N输入端和P输入端,漏极则分别接所述晶体管Mn9和Mn10的源极。
4.根据权利要求3所述的一种动态比较器,其特征在于,所述晶体管Mp6的栅极和所述晶体管Mp7的漏极连接,所述晶体管Mp6的漏极和所述晶体管Mp7的栅极连接。
5.根据权利要求3所述的一种动态比较器,其特征在于,所述晶体管Mp6的漏极和所述晶体管Mp7的漏极连接分别通过电容CLN和CLP接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110762073.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种“环形”双附壁控尘风幕机
- 下一篇:一种基于泄放电阻的稳压电路