[发明专利]仿真系统以及存储、读取仿真数据的方法有效
申请号: | 202110722201.2 | 申请日: | 2021-06-28 |
公开(公告)号: | CN113377597B | 公开(公告)日: | 2022-08-23 |
发明(设计)人: | 张玉田 | 申请(专利权)人: | 芯华章科技股份有限公司 |
主分类号: | G06F11/26 | 分类号: | G06F11/26 |
代理公司: | 上海知锦知识产权代理事务所(特殊普通合伙) 31327 | 代理人: | 汤陈龙 |
地址: | 211500 江苏省南京市中国(江苏)*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 仿真 系统 以及 存储 读取 数据 方法 | ||
1.一种仿真系统,包括:
与主机通信连接的多个硬件仿真器,所述多个硬件仿真器包括第一硬件仿真器和第二硬件仿真器;以及
分别与所述主机和所述多个硬件仿真器通信连接的存储系统,其中,
所述第一硬件仿真器被配置为:从所述主机获取设计的第一模块,对所述第一模块进行硬件仿真,以得到第一仿真数据,将所述第一仿真数据传输到所述存储系统;
所述第二硬件仿真器被配置为:从所述主机获取设计的第二模块,对所述第二模块进行硬件仿真,以得到第二仿真数据,将所述第二仿真数据传输到所述存储系统;
所述存储系统被配置为:接收所述第一仿真数据和所述第二仿真数据,以及将所述第一仿真数据和所述第二仿真数据存储到所述存储系统中的第一存储单元,其中,
所述第一硬件仿真器包括第二存储单元;所述第一硬件仿真器进一步被配置为:响应于所述第二存储单元的数据存储量达到预定条件,将所述第一仿真数据传输到所述存储系统;获取主机传输的数据读取指令,所述数据读取指令用于读取所述第一硬件仿真器的仿真数据;以及响应于所述数据读取指令,向所述存储系统传输命令;
所述存储系统进一步被配置为:响应于所述命令,至少将所述第一存储单元中存储的第一仿真数据传输给所述主机;
所述第一硬件仿真器仿真所述第一模块还得到第三仿真数据,所述第三仿真数据存储于所述第二存储单元,所述第二存储单元还存储所述第一模块,其中,
所述第一硬件仿真器进一步被配置为:响应于所述数据读取指令,将所述第二存储单元存储的第三仿真数据传输给所述存储系统;
所述存储系统进一步被配置为:响应于所述命令,整合所述第一仿真数据与所述第三仿真数据,将整合后的仿真数据传输给所述主机,
所述预定条件是所述第二存储单元的剩余数据容量小于所述第一仿真数据的数据量。
2.根据权利要求1所述的仿真系统,其中,所述第一存储单元包括多个存储分区,所述多个存储分区包括第一存储分区和第二存储分区;
所述存储系统进一步被配置为:将所述第一仿真数据存储到所述第一存储分区,将所述第二仿真数据存储到第二存储分区。
3.根据权利要求1所述的仿真系统,其中,
所述第一硬件仿真器进一步被配置为:确定所述第一硬件仿真器的剩余存储容量;响应于所述第一硬件仿真器的剩余存储容量越大,仿真所述第一模块产生的第一仿真数据的数据量预估越大。
4.根据权利要求1所述的仿真系统,其中,所述第一硬件仿真器进一步被配置为:响应于所述数据读取指令,将所述第二存储单元存储的第三仿真数据传输给所述主机;
所述主机被配置为:接收所述存储系统传输的所述第一仿真数据,以及所述第一硬件仿真器传输的第三仿真数据,整合所述第一仿真数据与所述第三仿真数据。
5.根据权利要求1所述仿真系统,其中,所述硬件仿真器包括FPGA,所述存储系统包括FPGA和PCIE接口;所述硬件仿真器与所述存储系统通过FPGA间通信,进行数据传输;所述存储系统与所述主机通过PCIE接口进行数据传输。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于芯华章科技股份有限公司,未经芯华章科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110722201.2/1.html,转载请声明来源钻瓜专利网。