[发明专利]存储器控制器及其操作方法在审
申请号: | 202110386122.9 | 申请日: | 2021-04-12 |
公开(公告)号: | CN114077388A | 公开(公告)日: | 2022-02-22 |
发明(设计)人: | 金到训 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F13/28 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 崔龙铉;张晶 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 控制器 及其 操作方法 | ||
1.一种存储器控制器,包括:
存储器缓冲器,存储与从主机接收的请求相对应的命令数据;以及
高速缓存存储器,高速缓存所述命令数据,
其中所述高速缓存存储器通过基于输出所述命令数据的组件和所述命令数据中包括的标志分配高速缓存行来存储所述命令数据。
2.根据权利要求1所述的存储器控制器,进一步包括:
中央处理器,生成与所述请求相对应的命令并输出与命令相对应的命令数据;以及
直接存储器访问控制器即DMA控制器,与存储器装置通信,使得所述存储器装置在没有所述中央处理器的干预的情况下执行与所述请求相对应的操作。
3.根据权利要求2所述的存储器控制器,其中当从所述中央处理器输出所述命令数据时,所述高速缓存存储器在不分配所述高速缓存行的情况下高速缓存所述命令数据。
4.根据权利要求2所述的存储器控制器,其中当从所述DMA控制器输出所述命令数据时,所述高速缓存存储器基于所述命令数据中包括的所述标志来分配所述高速缓存行。
5.根据权利要求1所述的存储器控制器,其中所述标志包括关于所述存储器缓冲器中存储所述命令数据的存储区域的起始地址和结束地址的信息。
6.根据权利要求5所述的存储器控制器,其中所述高速缓存存储器基于所述起始地址和所述结束地址来确定所述命令数据的大小。
7.根据权利要求6所述的存储器控制器,其中当所述起始地址是所述存储器缓冲器的参考地址中的任意一个时,所述高速缓存存储器将所述命令数据从所述起始地址开始划分为多个划分的命令数据,每个划分的命令数据的大小对应于参考高速缓存行的大小。
8.根据权利要求6所述的存储器控制器,其中当所述起始地址是除了所述存储器缓冲器的参考地址之外的地址时,所述高速缓存存储器生成并输出与所述起始地址和所述起始地址之后的参考地址之间的第一间隔相对应的第一划分的命令数据,所述第一划分的命令数据是所述命令数据的第一部分。
9.根据权利要求8所述的存储器控制器,其中所述高速缓存存储器以与参考高速缓存行的大小相对应的单位,对应于所述起始地址之后的参考地址和所述结束地址之间的间隔对所述命令数据的第二部分进行划分,所述参考高速缓存行具有预定大小。
10.根据权利要求8所述的存储器控制器,其中所述高速缓存存储器高速缓存与所述结束地址之前的参考地址和所述结束地址之间的第二间隔相对应的第二划分的命令数据。
11.一种操作存储器控制器的方法,所述存储器控制器包括存储器缓冲器和高速缓存存储器,所述方法包括:
将与从主机接收的请求相对应的命令数据存储在所述存储器缓冲器中;并且
将所述命令数据高速缓存在所述高速缓存存储器中,
其中所述高速缓存包括:基于输出所述命令数据的组件和所述命令数据中包括的标志来分配高速缓存行。
12.根据权利要求11所述的方法,其中当所述存储器控制器进一步包括中央处理器和直接存储器访问控制器即DMA控制器时,所述中央处理器生成与所述请求相对应的命令并输出与所述命令相对应的命令数据,所述DMA控制器与存储器装置通信,使得所述存储器装置在没有所述中央处理器的干预的情况下执行与所述请求相对应的操作,
所述高速缓存进一步包括确定输出所述命令数据的组件是所述中央处理器还是所述DMA控制器。
13.根据权利要求12所述的方法,其中所述高速缓存包括:当从所述中央处理器输出所述命令数据时,在不分配所述高速缓存行的情况下高速缓存所述命令数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110386122.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:存储装置及其操作方法
- 下一篇:具有加强件的半导体封装件