[发明专利]存储器电路、存储器预充电的控制方法及设备在审
申请号: | 202110352502.0 | 申请日: | 2021-03-31 |
公开(公告)号: | CN115148253A | 公开(公告)日: | 2022-10-04 |
发明(设计)人: | 张良 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | G11C11/4096 | 分类号: | G11C11/4096 |
代理公司: | 华进联合专利商标代理有限公司 44224 | 代理人: | 史治法 |
地址: | 230601 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 电路 充电 控制 方法 设备 | ||
1.一种存储器电路,其特征在于,包括:
预充电电路,包括第一预充电单元,第二预充电单元,第一电源端,第二电源端,第一控制端,第二控制端及数据端;所述第一预充电单元与所述第一电源端、所述第一控制端及所述数据端连接;所述第二预充电单元与所述第二电源端、所述第二控制端及所述数据端连接;所述第一电源端输入第一预充电压,所述第二电源端输入第二预充电压;及
控制电路,所述控制电路的第一输出端与所述第一控制端连接,所述控制电路的第二输出端与所述第二控制端连接;所述控制电路用于:
当存储器未处于行激活状态时,通过所述第二预充电单元控制所述数据端与所述第二电源端之间导通,且通过所述第一预充电单元控制所述数据端与所述第一电源端之间断开;
当所述存储器处于行激活状态,且未进行读写操作时,通过所述第二预充电单元控制所述数据端与所述第二电源端之间断开,且通过所述第一预充电单元控制所述数据端与所述第一电源端之间断开;
当所述存储器处于行激活状态,且第一次读写操作开始后的预设时间内,通过所述第二预充电单元控制所述数据端与所述第二电源端之间断开,且通过所述第一预充电单元控制所述数据端与所述第一电源端之间导通;
当所述存储器处于行激活状态,且第一次读写操作开始后的预设时间之后,通过所述第二预充电单元控制所述数据端与所述第二电源端之间断开,且通过所述第一预充电单元控制所述数据端与所述第一电源端之间断开;
当所述存储器处于行激活状态,且第一次读写操作完成后的预设时间内,通过所述第二预充电单元控制所述数据端与所述第二电源端之间断开,且通过所述第一预充电单元控制所述数据端与所述第一电源端之间断开;
当所述存储器处于行激活状态,且第一次读写操作完成后的预设时间之后,通过所述第二预充电单元控制所述数据端与所述第二电源端之间断开,且通过所述第一预充电单元控制所述数据端与所述第一电源端之间导通。
2.根据权利要求1所述的存储器电路,其特征在于,所述第一预充电压为所述存储器的电源电压,所述第二预充电压为所述存储器的电源电压的一半。
3.根据权利要求1所述的存储器电路,其特征在于,所述存储器在行激活状态的一个周期内进行多次读写操作,在所述存储器的行激活状态的一个周期内,每次读写操作完成后的预设时间之后,所述控制电路通过所述第一预充电单元控制所述数据端与所述第一电源端之间导通,并在下次读写操作开始后的预设时间之后,通过所述第一预充电单元控制所述数据端与所述第一电源端之间断开。
4.根据权利要求1至3任一项所述的存储器电路,其特征在于,所述控制电路的第一输入端输入行激活信号,所述控制电路的第二输入端输入读写信号;当所述行激活信号为低电平时,所述存储器未处于行激活状态;当所述行激活信号为高电平时,所述存储器处于行激活状态;当所述读写信号为低电平时,所述存储器未进行读写操作;当所述读写信号为高电平时,所述存储器进行读写操作。
5.根据权利要求4所述的存储器电路,其特征在于,所述控制电路包括第一反相单元、延时单元、三输入或非门、第二反相单元、第三反相单元以及锁存单元,所述锁存单元包括第一输入端、第二输入端及输出端;其中,
所述第一反相单元的输入端与所述锁存单元的第一输入端连接并作为所述控制电路的第一输入端,所述第一反相单元的第一输出端和第二输出端均用于输出所述行激活信号反相后的信号;所述第一反相单元的第一输出端为所述控制电路的第二输出端;
所述三输入或非门的第一输入端与所述第一反相单元的第二输出端连接;
所述延时单元的输入端与所述第二反相单元的输入端连接并作为所述控制电路的第二输入端,所述延时单元的输出端与所述三输入或非门的第二输入端连接;所述延时单元用于将所述读写信号延迟所述预设时间后输出;所述第二反相单元用于输出所述读写信号反相后的信号;
所述锁存单元的第二输入端与所述第二反相单元的输出端连接,所述锁存单元的输出端与所述三输入或非门的第三输入端连接;
所述第三反相单元的输入端与所述三输入或非门的输出端连接,所述第三反相单元的输出端作为所述控制电路的第一输出端;所述第三反相单元用于将输入端输入的信号进行反相后输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110352502.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:存储器电路、存储器预充电的控制方法及设备
- 下一篇:能量转换装置及其控制方法