[发明专利]一种支持多读多写的寄存器组电路装置在审
申请号: | 202110272322.1 | 申请日: | 2021-03-12 |
公开(公告)号: | CN113095028A | 公开(公告)日: | 2021-07-09 |
发明(设计)人: | 杨旭光 | 申请(专利权)人: | 苏州芯启微电子科技有限公司 |
主分类号: | G06F30/373 | 分类号: | G06F30/373 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 215024 江苏省苏州市苏州*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 支持 多读多写 寄存器 电路 装置 | ||
1.一种支持多读多写的寄存器组装置,其特征在于,所述硬件装置包括:
多个写端口,每个用于接收一套并行数据,数据位宽与寄存器组的位宽范围具有数学比例关系;所述写端口处理数据对齐或切分,以便写入寄存器;
多端口写选择控制器,用于处理多个写端口的优先级别;
多端口写选择阵列,受控于写选择信号,以一种与或门的设计形式,输出写数据;
多个寄存器窗构成的寄存器组文件的存储主体,其中每个寄存器窗包括多个具有一定数据宽度的寄存器,用于存储写入的数据;所述寄存器的数据位宽与读、写端口位宽具有数学比例关系;所述寄存器组之间的数据位宽具有数学比例关系;
多端口读选择器,每个对应一个读端口,根据每个读端口的读地址以及寄存器窗的控制选择信号,将对应窗中对应地址的寄存器数据输出,也包括多个与或门的设计形式;所述读端口数据位宽与寄存器组的位宽范围具有数学比例关系;所述读端口处理数据对齐或合并,以便正确、快速的将寄存器数据输出。
2.根据权利要求1所述的多端口写选择控制装置,其特征在于:
具有基于标识的写入优先级选择装置,处理多个端口写同一个寄存器地址的情况,其标识的生成策略可以根据程序流的先后次序决定优先级的高低,优先执行的指令,其标识所代表的优先权高于后续执行的指令优先权。
3.根据权利要求1所述的寄存器组文件的存储装置,其特征在于,由多个寄存器窗组成,而每个寄存器窗又由多个适应特定宽度的寄存器组成,读和写端口的地址对应的是窗内寄存器的地址,窗的选择控制信号来自其他控制机制,选择装置包括:窗数据写选择器和窗数据读选择器,选择器装置也是与或门设计形式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州芯启微电子科技有限公司,未经苏州芯启微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110272322.1/1.html,转载请声明来源钻瓜专利网。