[发明专利]驱动电路以及相关芯片在审
| 申请号: | 202080001681.7 | 申请日: | 2020-03-25 |
| 公开(公告)号: | CN111936949A | 公开(公告)日: | 2020-11-13 |
| 发明(设计)人: | 李宗隆;范铨奇;徐建昌 | 申请(专利权)人: | 深圳市汇顶科技股份有限公司 |
| 主分类号: | G05F3/26 | 分类号: | G05F3/26 |
| 代理公司: | 北京天驰君泰律师事务所 11592 | 代理人: | 孟锐 |
| 地址: | 518045 广东省深*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 驱动 电路 以及 相关 芯片 | ||
本申请公开了一种驱动电路(200)以及相关芯片。所述驱动电路,包括逻辑电路(110)、推挽电路(120)和控制电路(210),其中所述逻辑电路,用于产生数据信号;所述推挽电路,包括:第一晶体管(M1),用于当所述数据信号从第一逻辑状态转态为第二逻辑状态时,将所述驱动电路的输出端的电位在第一转态期间从对应所述第一逻辑状态的第一电位转态为对应所述第二逻辑状态的第二电位;所述控制电路,耦接于所述推挽电路,用于在所述第一转态期间,在所述输出端的电位到达所述第二电位以前,控制流经所述第一晶体管的电流为第一恒定电流(ics1)。
技术领域
本申请涉及一种电路,尤其涉及一种驱动电路以及相关芯片。
背景技术
集成电路的接口通常需要遵守电子元件的一些设计规范,举例来说,通用输入/输出接口(general-purpose input/output)需符合电磁干扰(electromagneticinterference,EMI)的设计规范。因此,需要一种创新的设计来降低现有接口的EMI。
发明内容
本申请的目的之一在于公开一种电路,尤其涉及一种驱动电路以及相关芯片,来解决上述问题。
本申请的一实施例公开了一种驱动电路:包括逻辑电路、推挽电路和控制电路,其中所述逻辑电路,用于产生数据信号;所述推挽电路,包括:第一晶体管,用于当所述数据信号从第一逻辑状态转态为第二逻辑状态时,将所述驱动电路的输出端的电位在第一转态期间从对应所述第一逻辑状态的第一电位转态为对应所述第二逻辑状态的第二电位;所述控制电路,耦接于所述推挽电路,用于在所述第一转态期间,在所述输出端的电位到达所述第二电位以前,控制流经所述第一晶体管的电流为第一恒定电流。
本申请的一实施例公开了一种芯片,包括前述的驱动电路。
本申请所公开的驱动电路能够控制流经导通的上拉晶体管或导通的下拉晶体管的电流为恒定电流。据此,在各导通期间,能够控制上拉晶体管及下拉晶体管的转换速率来改善EMI的问题。
附图说明
图1A的电路图说明驱动电路的充电操作。
图1B的电压波形图说明驱动电路的输出端在对等效电容充电操作下的电压对于时间的变化关系。
图1C的电路图说明驱动电路的放电操作。
图1D的电压波形图说明驱动电路的输出端在对等效电容放电操作下的电压对于时间的变化关系。
图2A的电路图说明本申请的驱动电路的充电操作。
图2B的电压波形图说明图2A的驱动电路的输出端在对等效电容充电操作下的电压对于时间的变化关系。
图2C的电路图说明本申请的驱动电路的放电操作。
图2D的电压波形图说明图2C的驱动电路的输出端在对等效电容放电操作下的电压对于时间的变化关系。
图3为本申请的驱动电路的又另一实施例的电路图。
图4为本申请的驱动电路的再另一实施例的电路图。
图5为本申请的驱动电路的更另一实施例的电路图。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市汇顶科技股份有限公司,未经深圳市汇顶科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202080001681.7/2.html,转载请声明来源钻瓜专利网。





