[发明专利]驱动电路以及相关芯片在审
| 申请号: | 202080001681.7 | 申请日: | 2020-03-25 |
| 公开(公告)号: | CN111936949A | 公开(公告)日: | 2020-11-13 |
| 发明(设计)人: | 李宗隆;范铨奇;徐建昌 | 申请(专利权)人: | 深圳市汇顶科技股份有限公司 |
| 主分类号: | G05F3/26 | 分类号: | G05F3/26 |
| 代理公司: | 北京天驰君泰律师事务所 11592 | 代理人: | 孟锐 |
| 地址: | 518045 广东省深*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 驱动 电路 以及 相关 芯片 | ||
1.一种驱动电路,包括逻辑电路、推挽电路和控制电路,其中
所述逻辑电路,用于产生数据信号;
所述推挽电路,包括:第一晶体管,用于当所述数据信号从第一逻辑状态转态为第二逻辑状态时,将所述驱动电路的输出端的电位在第一转态期间从对应所述第一逻辑状态的第一电位转态为对应所述第二逻辑状态的第二电位;
所述控制电路,耦接于所述推挽电路,用于在所述第一转态期间,在所述输出端的电位到达所述第二电位以前,控制流经所述第一晶体管的电流为第一恒定电流。
2.如权利要求1所述的驱动电路,其中所述推挽电路进一步包括:
第二晶体管,导通时,用于将所述输出端的电位在第二转态期间从所述第二电位转态为所述第一电位,
其中所述第一晶体管与所述第二晶体管不同时导通。
3.如权利要求2所述的驱动电路,其中所述控制电路,用于在所述第二转态期间,控制流经所述第二晶体管的电流为第二恒定电流。
4.如权利要求3所述的驱动电路,其中所述第一恒定电流与所述第二恒定电流相同。
5.如权利要求3所述的驱动电路,其中所述控制电路包括:
电流源,用于在所述第一晶体管的导通期间内,持续提供所述第一恒定电流经由所述第一晶体管至所述输出端。
6.如权利要求5所述的驱动电路,其中所述控制电路进一步包括:
电流槽,用以于所述第二晶体管的导通期间内,持续从所述输出端经由所述第二晶体管汲取所述第二恒定电流。
7.如权利要求6所述的驱动电路,其中所述控制电路进一步包括:
源电流镜,用于接收参考恒定电流,并且通过复制所述参考恒定电流输出复制恒定电流;以及
第二参考晶体管,耦接于所述源电流镜以接收所述复制恒定电流,其中所述第二参考晶体管和所述电流源构成第二电流镜。
8.如权利要求7所述的驱动电路,其中所述源电流镜包括:第一参考晶体管,其中所述第一参考晶体管和所述电流槽构成第一电流镜,所述第一参考晶体管接收所述参考恒定电流,其中所述第一参考晶体管的栅极与漏极短路连接。
9.如权利要求8所述的驱动电路,其中所述第二参考晶体管的栅极与漏极短路连接。
10.如权利要求7所述的驱动电路,其中所述源电流镜包括:第一参考晶体管,其中所述第一参考晶体管和所述电流槽构成第一电流镜,其中所述电流槽包括:
电流槽晶体管,与所述第二晶体管串接,并且所述电流槽晶体管的栅极与所述第一参考晶体管的栅极短路连接,
其中相对于所述电流槽晶体管的等效阻抗相同于相对于所述第一参考晶体管的等效阻抗。
11.如权利要求10所述的驱动电路,其中所述源电流镜进一步包括:
第一堆叠晶体管,与所述第一参考晶体管串接,
其中相对于所述第一参考晶体管的等效阻抗相关于所述第一堆叠晶体管的导通电阻。
12.如权利要求11所述的驱动电路,其中所述电流源包括:
电流源晶体管,与所述第一晶体管串接,并且所述电流源晶体管的栅极与所述第二参考晶体管的栅极短路连接,
其中相对于所述电流源晶体管的等效阻抗相同于相对于所述第二参考晶体管的等效阻抗。
13.如权利要求12所述的驱动电路,其中所述第二电流镜进一步包括:
第二堆叠晶体管,与所述第二参考晶体管串接,
其中相对于所述第二参考晶体管的等效阻抗相关于所述第二堆叠晶体管的导通电阻。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市汇顶科技股份有限公司,未经深圳市汇顶科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202080001681.7/1.html,转载请声明来源钻瓜专利网。





