[实用新型]一种液晶模组显示测试装置及系统有效
| 申请号: | 202022163439.X | 申请日: | 2020-09-27 |
| 公开(公告)号: | CN213581653U | 公开(公告)日: | 2021-06-29 |
| 发明(设计)人: | 田永华 | 申请(专利权)人: | 苏州华兴源创科技股份有限公司 |
| 主分类号: | G02F1/13 | 分类号: | G02F1/13 |
| 代理公司: | 北京正理专利代理有限公司 11257 | 代理人: | 张雪梅 |
| 地址: | 215000 江*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 液晶 模组 显示 测试 装置 系统 | ||
1.一种液晶模组显示测试装置,其特征在于,包括:
第一缓冲器,接收液晶模组显示测试信号中的第一信号;
第二缓冲器,接收液晶模组显示测试信号中的第二信号;以及
至少一个信号整合器,每个信号整合器包括两个输入端和一输出端,该两个输入端分别耦接所述第一缓冲器和所述第二缓冲器,所述输出端与待测液晶模组产品耦接。
2.根据权利要求1所述的装置,其特征在于,
所述第一信号为高频信号,相对应的,所述第一缓冲器为高速缓冲器;
所述第二信号为低频信号,相对应的,所述第二缓冲器为低速缓冲器。
3.根据权利要求2所述的装置,其特征在于,还包括:
通道切换开关,一端与低速缓冲器耦接,另一端与每个信号整合器耦接;
信号处理装置,与所述低速缓冲器耦接。
4.根据权利要求2所述的装置,其特征在于,还包括:
通道切换开关,一端与低速缓冲器耦接,另一端与每个信号整合器耦接;
其中,所述低速缓冲器与外部的信号处理装置耦接。
5.根据权利要求3或4所述的装置,其特征在于,
所述信号处理装置包括FPGA装置、PGA装置或者上位机。
6.根据权利要求2所述的装置,其特征在于,
所述高速缓冲器包括扇出缓冲器。
7.一种液晶模组显示测试系统,其特征在于,包括:
测试信号发送装置,所述测试信号发送装置发送液晶模组显示测试信号,所述液晶模组显示测试信号包括第一信号和第二信号;以及
液晶模组显示测试装置,所述液晶模组显示测试装置包括:
第一缓冲器,接收所述第一信号;第二缓冲器,接收所述第二信号;以及至少一个信号整合器,每个信号整合器包括两个输入端和一输出端,该两个输入端分别耦接所述第一缓冲器和所述第二缓冲器,所述输出端与待测液晶模组产品耦接。
8.根据权利要求7所述的系统,其特征在于,
所述第一信号为高频信号,相对应的,所述第一缓冲器为高速缓冲器;
所述第二信号为低频信号,相对应的,所述第二缓冲器为低速缓冲器;
所述液晶模组显示测试装置还包括:通道切换开关,一端与低速缓冲器耦接,另一端与每个信号整合器耦接;所述低速缓冲器将回读信号发送至所述测试信号发送装置。
9.根据权利要求7所述的系统,其特征在于,
所述测试信号发送装置包括FPGA装置、PGA装置或者上位机。
10.根据权利要求7所述的系统,其特征在于,
所述第一信号为高频信号,相对应的,所述第一缓冲器为高速缓冲器;
所述第二信号为低频信号,相对应的,所述第二缓冲器为低速缓冲器;
所述液晶模组显示测试装置还包括:
通道切换开关,一端与低速缓冲器耦接,另一端与每个信号整合器耦接;
信号处理装置,与所述低速缓冲器耦接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州华兴源创科技股份有限公司,未经苏州华兴源创科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202022163439.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种再生涤纶包芯纱
- 下一篇:一种制药加工污水处理装置





