[发明专利]适应性较低功率状态进入和退出在审
| 申请号: | 202011538524.8 | 申请日: | 2020-12-23 |
| 公开(公告)号: | CN113742277A | 公开(公告)日: | 2021-12-03 |
| 发明(设计)人: | A·李 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F13/40 |
| 代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 邬少俊 |
| 地址: | 美国加*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 适应性 功率 状态 进入 退出 | ||
系统和设备可以包括功率管理电路,其用于管理活动状态功率管理(APSM)链路状态的进入和退出,例如在活动(L0)状态与低功率状态(例如L1)之间的转变。功率管理电路可以使下游部件基于符合ASPM链路状态改变条件而发起ASPM链路状态改变协商。ASPM事件分析逻辑单元可以标识和跟踪在接近ASPM链路状态改变的时间发生的事件,并且可以将事件的发生与ASPM链路状态改变相关。ASPM策略调节逻辑单元可以使用事件的发生与ASPM链路状态改变之间的相关性来调整或调节ASPM链路状态改变条件。
背景技术
互连可以用于提供系统内的不同设备之间的通信,使用了一些类型的互连机制。用于计算机系统中的设备之间的通信互连的一种典型通信协议是外围部件互连快速(PCI快速TM(PCIeTM))通信协议。该通信协议是加载/存储输入/输出(I/O)互连系统的一个示例。设备之间的通信通常根据该协议以很高的速度串行执行。
设备可以通过各种数量的数据链路连接,每个数据链路包括多个数据通道。上游设备和下游设备在发起时进行链路训练,以优化通过各种链路和通道的数据传输。
附图说明
图1示出了根据本公开的实施例的包括多核处理器的计算系统的块图的实施例。
图2A-图2B是根据本公开的实施例的包括一个或多个重定时器的示例性链路的简化块图。
图3是根据本公开的实施例的示例性链路训练状态和状态机的示意图。
图4是根据本公开的实施例的用于执行将主机设备与下游连接的设备互连的链路的适应性活动状态功率管理的系统的示意图。
图5是根据本公开的实施例的用于进入和退出低功率活动状态功率管理链路状态的过程流程图。
图6A和图6B是根据本公开的实施例的用于调节活动状态功率管理策略的过程流程图。
图7A-图7B是示出根据本公开的实施例的用于退出低功率活动状态功率管理链路状态的示例性时间节省的示意图。
图8示出了包括互连架构的计算系统的实施例。
图9示出了包括分层堆叠体的互连架构的实施例。
图10示出了在互连架构内要生成或接收的请求或数据包的实施例。
图11示出了用于互连架构的发射器和接收器对的实施例。
图12示出了包括处理器的计算系统的块图的另一实施例。
图13示出了用于包括多个处理器插槽的计算系统的块的实施例。
具体实施方式
在以下描述中,阐述了许多特定细节,例如特定类型的处理器和系统配置、特定硬件结构、特定架构和微架构细节、特定寄存器配置、特定指令类型、特定系统部件、具体的测量/高度、具体的处理器管线级和操作等的示例,以便提供对本公开的透彻理解。然而,对于本领域的技术人员将显而易见的是,不需要采用这些特定细节来实践本公开。在其他实例中,没有详细描述公知的部件或方法,例如特定和替代的处理器架构、所描述的算法的特定逻辑电路/代码、特定固件代码、特定互连操作、特定逻辑配置、特定制造技术和材料、特定编译器实施、代码中算法的特定表达、特定掉电和门控技术/逻辑以及计算机系统的其他特定的操作细节,以避免不必要地使本公开难以理解。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011538524.8/2.html,转载请声明来源钻瓜专利网。





