[发明专利]用于集成电路中的电压检测的电路和方法在审
| 申请号: | 202011516912.6 | 申请日: | 2020-12-21 |
| 公开(公告)号: | CN113447800A | 公开(公告)日: | 2021-09-28 |
| 发明(设计)人: | P·帕特尔;S·范加尔;P·克伯尔;M·鲍帝斯塔加布里尔;J·尚茨;C·托库纳加 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G01R31/317 | 分类号: | G01R31/317;G01R31/3183;G01R31/319 |
| 代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 李啸;姜冰 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 集成电路 中的 电压 检测 电路 方法 | ||
1.一种电压检测电路,包括:
可调谐延迟电路,所述可调谐延迟电路响应于输入信号而生成第一延迟信号,其中所述可调谐延迟电路接收供应电压;
控制电路,所述控制电路引起由所述可调谐延迟电路提供到所述第一延迟信号的延迟中的第一调整;以及
错误检测电路,所述错误检测电路响应于所述第一延迟信号相对于时钟信号的定时的改变而在错误信号中生成错误指示,所述定时的改变由提供到所述第一延迟信号的所述延迟中的所述第一调整引起,
其中所述控制电路响应于所述错误指示而引起由所述可调谐延迟电路提供到所述第一延迟信号的所述延迟中的第二调整,并且其中所述错误检测电路引起所述错误信号指示在所述延迟中的所述第二调整之后所述供应电压达到阈值电压。
2.根据权利要求1所述的电压检测电路,其中,所述错误检测电路是错误检测时序电路,包括:
锁存器电路,所述锁存器电路响应于所述时钟信号而存储第二延迟信号的值作为所述输入信号,其中所述第二延迟信号响应于所述第一延迟信号而生成;
触发器电路,所述触发器电路响应于所述时钟信号而存储所述第二延迟信号的值;以及
异或逻辑门电路,所述异或逻辑门电路响应于存储在所述锁存器电路和所述触发器电路中的所述值而生成所述错误信号。
3.根据权利要求2所述的电压检测电路,进一步包括:
固定延迟电路,所述固定延迟电路耦合到所述可调谐延迟电路的输出,其中所述固定延迟电路响应于所述第一延迟信号而生成第三延迟信号;以及
反相器电路,所述反相器电路耦合在所述固定延迟电路与所述锁存器电路之间,其中所述反相器电路响应于所述第三延迟信号而生成所述第二延迟信号。
4.根据权利要求1所述的电压检测电路,其中,所述控制电路包括:
有限状态机控制器电路,所述有限状态机控制器电路响应于所述错误信号而提供指示有限状态机的状态的控制输出。
5.根据权利要求4所述的电压检测电路,其中,所述控制电路进一步包括:
延迟配置电路,所述延迟配置电路响应于指示所述有限状态机的第一状态的所述控制输出而引起所述可调谐延迟电路增加提供到所述第一延迟信号的所述延迟,
其中所述延迟配置电路响应于指示所述有限状态机的第二状态的所述控制输出而引起所述可调谐延迟电路将提供到所述第一延迟信号的所述延迟调整基于控制输入确定的量,并且其中所述阈值电压基于所述控制输入而确定。
6.根据权利要求1所述的电压检测电路,其中,所述电压检测电路在现场可编程门阵列集成电路中,并且其中所述电压检测电路使用可配置逻辑电路中的查找表来构建。
7.根据权利要求1所述的电压检测电路,其中,所述可调谐延迟电路包括双向折叠延迟链,所述双向折叠延迟链包括可调整延迟单元电路,并且其中所述可调整延迟单元电路中的每个可调整延迟单元电路包括耦合在所述可调整延迟单元电路的第一输入与第一输出之间的数据转发电路以及耦合在所述可调整延迟单元电路的第二输入与第二输出之间的数据返回电路。
8.根据权利要求1所述的电压检测电路,其中,所述电压检测电路在集成电路中,其中所述可调谐延迟电路包括复制电路,所述复制电路复制所述集成电路中的数据路径中的延迟,并且其中所述数据路径在所述集成电路中并且在所述电压检测电路之外。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011516912.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:包括变容管的全环栅集成电路结构
- 下一篇:用于立即数折叠的数据和标志的重建





