[发明专利]一种基于级间缓冲隔离的时序流水线ADC有效
申请号: | 202011475674.9 | 申请日: | 2020-12-15 |
公开(公告)号: | CN112653468B | 公开(公告)日: | 2023-05-26 |
发明(设计)人: | 刘马良;张乘浩;张晨曦;朱樟明 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | H03M1/46 | 分类号: | H03M1/46 |
代理公司: | 西安嘉思特知识产权代理事务所(普通合伙) 61230 | 代理人: | 刘长春 |
地址: | 710000 陕*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 缓冲 隔离 时序 流水线 adc | ||
本发明公开了一种基于级间缓冲隔离的新型时序流水线ADC,包括新时序产生电路,用于产生流水线ADC的前级时钟、后级时钟,前级时钟、后级时钟中采样相位与残差放大建立相位分配的时间比为1:a;流水线前级电路,用于根据前级时钟对输入信号进行采样、放大处理得到残差信号;缓冲隔离电路,用于对残差信号进行隔离处理得到残差隔离信号;流水线后级电路,用于根据后级时钟对残差隔离信号进行采样、放大处理得到输出信号。本发明采用了一种新型工作时序,由于为残差放大建立分配了更多的时间,因而提升了流水线前级电路、流水线后级电路的工作速度,进而提升了整个流水线ADC的转换速率。
技术领域
本发明属于混合信号集成电路电路技术领域,具体涉及一种基于级间缓冲隔离的时序流水线ADC。
背景技术
流水线结构模数转换器(Analog-to-digital Converter,简称ADC)是实现高速高精度ADC的一种常用结构,在精度、速度、功耗等方面有很好的平衡,其精度较高、转换速度较快,因此在无线通信、数字视频等高速高精度领域中的应用越来越广泛。
流水线ADC采样速率的提高主要受到残差放大建立时间的限制,在流水线ADC中放大器速度相同的情况下,更多残差放大建立时间的分配意味着流水线ADC能够实现更高速率的转换。对于传统的流水线ADC,由于每级放大器的输出节点与后级采样电路直接连接,使得每级的采样与残差放大建立过程必须分配相同的时间,即采样与残差放大建立过程按照1:1的时序关系进行分配。
但是,按1:1时序关系分配的流水线ADC,由于放大电路建立速度的限制,使得流水线ADC的转换速率受到限制。
发明内容
为了解决现有技术中存在的上述问题,本发明提供了一种基于级间缓冲隔离的时序流水线ADC。
本发明的一个实施例提供了一种基于级间缓冲隔离的时序流水线ADC,该基于级间缓冲隔离的时序流水线ADC包括
时序产生电路、流水线前级电路、缓冲隔离电路、流水线后级电路:
所述时序产生电路,用于产生流水线ADC的前级时钟、后级时钟,所述前级时钟、所述后级时钟均包括一采样相位和一残差放大建立相位,所述采样相位与所述残差放大建立相位分别分配的时间为t1、t2,t1:t2为1:a,a为大于1的整数;
所述流水线前级电路,连接所述时序产生电路,用于根据所述前级时钟对输入信号进行采样、放大处理得到残差信号;
所述缓冲隔离电路,连接所述流水线前级电路,用于对所述残差信号进行隔离处理得到残差隔离信号;
所述流水线后级电路,连接所述时序产生电路、所述缓冲隔离电路,用于根据所述后级时钟对所述残差隔离信号进行采样、放大处理得到输出信号。
在本发明的一个实施例中,所述前级时钟与所述后级时钟为同周期不同相位的时钟信号。
在本发明的一个实施例中,所述后级时钟比所述前级时钟提前一所述采样相位。
在本发明的一个实施例中,所述时序产生电路包括触发器D1、触发器D2、触发器D3、触发器D4、与门AND1、与门AND2、与门AND3、与门AND4,其中,
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011475674.9/2.html,转载请声明来源钻瓜专利网。