[发明专利]用于测试的集成主板和测试装置有效
申请号: | 202011431584.X | 申请日: | 2020-12-09 |
公开(公告)号: | CN112416690B | 公开(公告)日: | 2023-03-03 |
发明(设计)人: | 韩亚男;杜树安;孙瑛琪;胡涛;于琴 | 申请(专利权)人: | 海光信息技术股份有限公司 |
主分类号: | G06F11/22 | 分类号: | G06F11/22 |
代理公司: | 北京兰亭信通知识产权代理有限公司 11667 | 代理人: | 赵永刚 |
地址: | 300384 天津市南开区华苑产*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 测试 集成 主板 装置 | ||
1.一种用于测试的集成主板,其特征在于,所述集成主板集成有:
符合第一通信协议的待测试链路和连接器,所述待测试链路根据待验证的布线方案走线,所述待测试链路的第一端用于连接中央处理器或者加速处理器,所述待测试链路的第二端连接所述连接器;
至少一根标准校准线,所述标准校准线用于获取所述中央处理器或者加速处理器输入所述待测试链路的信号,以校准所述待测试链路的测试数据;
其中,所述中央处理器或者所述加速处理器设置在所述集成主板上;所述集成主板设置有用于插设所述中央处理器或者所述加速处理器的插槽。
2.根据权利要求1所述的集成主板,其特征在于,所述标准校准线的第一端与所述待测试链路的第一端连接相同的中央处理器或加速处理器的端口,所述标准校准线的第二端形成有测试转接头。
3.根据权利要求2所述的集成主板,其特征在于,所述集成主板设置有与所述中央处理器连接的下述链路中的一项或多项:
串行高速信号Sata链路和Sata标准校准线;
互连高速PCI-E链路和PCI-E标准校准线;
通用串行总线USB链路和USB标准校准线;
用于连接小型热插拔光模块的XGBE端口链路;
第四代高速CMOS动态随机访问DDR4通道。
4.根据权利要求3所述的集成主板,其特征在于,所述串行高速信号Sata链路包括:
第一Sata链路,所述第一Sata链路的第二端形成有连接器Mini SAS HD,
第二Sata链路,所述第二Sata链路的第二端形成有连接器M.2;
所述Sata标准校准线的第二端形成有测试转接头SMP;所述互连高速PCI-E链路包括:
第一PCI-E链路,所述第一PCI-E链路的第二端形成有PCI-E X8插槽,
第二PCI-E链路,所述第二PCI-E链路的第二端形成有PCI-E X4插槽,
第三PCI-E链路,所述第三PCI-E链路的第二端形成连接器M.2,
第四PCI-E链路,所述第四PCI-E链路的第二端形成有连接器Slimline;
所述PCI-E标准校准线的第二端形成有测试转接头SMP;
所述通用串行总线USB链路包括:
第一USB 3.0链路,所述第一USB 3.0链路的第二端形成有连接器USB TYPE-A,
第二USB 3.0链路,所述第二USB 3.0链路的第二端连接USB线,
USB2.0链路,所述USB 2.0链路的第二端形成有连接器USB TYPE-A;
USB 3.0标准校准线的第二端形成有测试转接头SMA;
所述XGBE端口链路的第二端用于连接SFP+光模块,所述DDR4通道包括两个DDR4通道,每个DDR4通道的第二端形成有两个用于插设的DDR4内存条的插槽。
5.根据权利要求2-4任一项所述的集成主板,其特征在于,所述集成主板设置有与所述加速处理器连接的下述链路中至少一项:
第一互连高速PCI-E 4.0链路和PCI-E 4.0标准校准线,所述第一PCI-E 4.0链路的第二端形成有PCI-E X8插槽,所述PCI-E 4.0标准校准线的第二端形成有测试转接头SMP;
全局存储接口xGMI链路和xGMI标准校准线,所述xGMI链路的第二端形成有PCI-E X16插槽,所述xGMI标准校准线的第二端形成有测试转接头SMP。
6.根据权利要求5所述的集成主板,其特征在于,所述中央处理器与所述加速处理器通过第二PC I-E 4.0链路连接。
7.一种测试装置,其特征在于,包括:权利要求1-6任一项所述的集成主板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海光信息技术股份有限公司,未经海光信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011431584.X/1.html,转载请声明来源钻瓜专利网。