[发明专利]一种双-6T SRAM结构的存内计算装置有效
| 申请号: | 202010748938.7 | 申请日: | 2020-07-30 |
| 公开(公告)号: | CN111816231B | 公开(公告)日: | 2023-08-11 |
| 发明(设计)人: | 乔树山;陶皓;尚德龙;周玉梅 | 申请(专利权)人: | 中科南京智能技术研究院 |
| 主分类号: | G11C11/41 | 分类号: | G11C11/41;G11C11/413 |
| 代理公司: | 北京高沃律师事务所 11569 | 代理人: | 王立普 |
| 地址: | 211100 江苏省南京市江宁*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 sram 结构 计算 装置 | ||
1.一种双-6T SRAM结构的存内计算装置,其特征在于,包括:奇偶双通道阵列、T6TSRAM单元阵列、全局-局部参考电压产生模块、两位补码处理模块和输出组合器,所述奇偶双通道阵列用于将输入数据分别利用奇数通道和偶数通道输入至所述T6T SRAM单元阵列,所述T6T SRAM单元阵列用于将所述输入数据进行存储和计算;所述T6T SRAM单元阵列与所述全局-局部参考电压产生模块连接,所述全局-局部参考电压产生模块与所述两位补码处理模块连接,所述两位补码处理模块用于将所述T6T SRAM单元阵列计算后的数据进行补码操作,所述输出组合器和所述两位补码处理模块连接,所述输出组合器用于将补码操作后的数据进行累加结合,得到最终的输出数据;
所述T6T SRAM单元阵列包括多个T6T SRAM单元,所述T6T SRAM单元包括一个M6T SRAM结构和一个L6T SRAM结构,各所述6T SRAM结构均包括4个PMOS晶体管、2个NMOS晶体管、2条位线和1条字线,其中,2个PMOS晶体管作为上拉器件,2个NMOS晶体管作为传输管。
2.根据权利要求1所述的双-6T SRAM结构的存内计算装置,其特征在于,所述T6T SRAM结构的工作方式分为读写两种,读操作时,位线BL1和位线BL2预放电到0,字线WL预充电到高电平后,使得数据通过所述位线BL1或所述位线BL2其中一个进行放电,依靠两者的电压差实现输出数据;写操作时,所述字线WL预充电到高电平,对所述位线BL1和所述位线BL2进行充电或者放电操作,使得两者一个为高电平一个为低电平,通过所述上拉器件管实现数据的写入操作。
3.根据权利要求1所述的双-6T SRAM结构的存内计算装置,其特征在于,两个相邻的所述T6T SRAM单元之间通过信号读位线、奇数读位线和偶数读位线连接。
4.根据权利要求1所述的双-6T SRAM结构的存内计算装置,其特征在于,所述T6T SRAM单元阵列中的偶数行T6T单元连接偶数读位线,所述T6T SRAM单元阵列中的奇数行连接奇数读位线。
5.根据权利要求1所述的双-6T SRAM结构的存内计算装置,其特征在于,当所述输入数据通过奇偶双通道阵列后,所述6T SRAM结构的读位线同时激活使得所述输入数据被映射到所述T6T SRAM单元阵列中;部分乘累加结果在信号读位线、奇数读位线和偶数读位线上分别处理;三种读位线上处理后的部分乘累加结果输出后被输出组合器和两位的补码处理单元组合,输出的结果被IO访问使用。
6.根据权利要求1所述的双-6T SRAM结构的存内计算装置,其特征在于,所述两位补码处理模块包括模数转化器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中科南京智能技术研究院,未经中科南京智能技术研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010748938.7/1.html,转载请声明来源钻瓜专利网。





