[发明专利]图像传感器、地址解码器以及图像处理系统在审
| 申请号: | 202010689259.7 | 申请日: | 2020-07-16 |
| 公开(公告)号: | CN112449134A | 公开(公告)日: | 2021-03-05 |
| 发明(设计)人: | 金勍台;郑演焕;蔡熙成;尹锡琦 | 申请(专利权)人: | 三星电子株式会社 |
| 主分类号: | H04N5/374 | 分类号: | H04N5/374 |
| 代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 张霞 |
| 地址: | 韩国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 图像传感器 地址 解码器 以及 图像 处理 系统 | ||
1.一种图像传感器,包括:
像素阵列,包括被布置成矩阵并分别生成像素信号的多个像素;
行驱动器,被配置为逐行驱动所述多个像素;
定时发生器,被配置为生成时钟信号和地址信号;
列驱动器,被配置为响应于所述时钟信号和所述地址信号生成顺序激活的多个列选择信号;以及
列阵列,被配置为通过多个列线接收所述像素信号,对所述像素信号执行模数转换,并通过输出缓冲器顺序输出像素数据值,其中:
所述列驱动器包括:
时钟树,包括多个第一延迟元件和多个第二延迟元件,所述多个第一延迟元件响应于所述时钟信号输出各自被划分为至少两个信号的第一延迟信号,所述多个第二延迟元件接收所述第一延迟信号并输出各自被划分为至少两个信号的第二延迟信号,所述时钟树被配置为响应于所述第二延迟信号而生成多个延迟时钟信号;以及
解码电路,被配置为响应于所述地址信号和所述多个延迟时钟信号而生成所述多个列选择信号,以及
响应于基于所述地址信号生成的多个时钟启用信号中的至少一个时钟启用信号,激活所述多个第一延迟元件和所述多个第二延迟元件中的至少一个延迟元件。
2.根据权利要求1所述的图像传感器,其中:
所述列阵列包括列电路,所述列电路包括:多个比较器,被配置为将所述像素信号中的每个像素信号与斜坡信号进行比较并输出比较信号;多个计数器,被配置为对所述比较信号进行计数并输出所述像素数据值;以及存储器,被配置为存储所述像素数据值,以及
所述解码电路响应于所述地址信号和所述多个延迟时钟信号,输出用于选择所述多个列电路中的一个列电路的列选择信号。
3.根据权利要求2所述的图像传感器,还包括时钟启用电路,所述时钟启用电路被配置为响应于所述时钟信号和所述地址信号而生成用于选择所述多个第一延迟元件和所述多个第二延迟元件中的至少一个延迟元件的所述多个时钟启用信号中的至少一个时钟启用信号。
4.根据权利要求3所述的图像传感器,其中,所述第一时钟启用信号启用从多个所述第一延迟元件中选择的延迟元件,并且禁用未从所述多个第一延迟元件中选择的延迟元件。
5.根据权利要求4所述的图像传感器,其中,第二时钟启用信号启用从所述多个第二延迟元件中选择的延迟元件并且禁用未从所述第二延迟元件中选择的延迟元件,所述从所述多个第二延迟元件中选择的延迟元件是从所述多个第一延迟元件中选择的延迟元件分支的。
6.根据权利要求2所述的图像传感器,其中,所述多个第二延迟元件中的至少一个第二延迟元件包括逻辑门。
7.根据权利要求2所述的图像传感器,其中:
所述多个第一延迟元件中的至少一个第一延迟元件包括逻辑门,以及
所述多个第二延迟元件中的至少一个第二延迟元件包括反相器。
8.根据权利要求2所述的图像传感器,其中:
所述像素阵列包括由M×N矩阵配置的多个像素组,其中,M和N为2或更大的自然数,
由所述多个像素组中的每一个生成的像素组信号被输出到所述列阵列,以及
所述列阵列通过对所述像素组信号求和来生成与所述像素数据值相比具有更高分辨率的总数据值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010689259.7/1.html,转载请声明来源钻瓜专利网。





