[发明专利]一种axi4转avalon总线的方法、装置、终端及存储介质有效
申请号: | 202010596005.0 | 申请日: | 2020-06-28 |
公开(公告)号: | CN111858429B | 公开(公告)日: | 2022-05-31 |
发明(设计)人: | 郭雷;郝锐;王江为 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 济南舜源专利事务所有限公司 37205 | 代理人: | 孙玉营 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 axi4 avalon 总线 方法 装置 终端 存储 介质 | ||
本发明公开一种axi4转avalon总线的方法、装置、终端及存储介质,包括axi4_st接口转avalon_st接口,将axi4_st接口的last接口、valid接口、ready接口的组合逻辑分别赋予avalon_st接口的eop接口、valid接口、ready接口;将axi4_st接口的data接口高低位逻辑处理为avalon_st接口的data接口高低位逻辑后,以时序逻辑将axi4_st接口的data接口信号赋予avalon_st接口的data接口信号;将axi4_st接口的keep接口信号按预设规则转换后赋予avalon_st接口的empty接口;将axi4_st接口数据包中第一个valid信号作为avalon_st接口的sop信号。本发明实现跨平台设计时,只规划axi4接口,在需要avalon总线时,调用该方法,直接将axi4总线转为avalon总线协议,减少接口调试工作,提高开发效率,更高效快速的验证功能代码在多平台的性能。
技术领域
本发明涉及总线转换领域,具体涉及一种axi4转avalon总线的方法、装置、终端及存储介质。
背景技术
目前,使用较多的FPGA芯片开发平台包括BLOCK DESIGN和QSYS平台,BLOCKDESIGN平台采用标准AXI总线,QSYS平台使用的为标准的Avalon总线,所以在跨平台设计或调用模块时带来了总线不统一,无法互联的问题。如果考虑多平台通用设计,代码模块则需考虑两种总线接口,或是跨平台调用已有功能模块时,还需修改代码匹配总线接口,会大大的增加开发、调试工作量。
发明内容
为解决上述问题,本发明提供一种axi4转avalon总线的方法、装置、终端及存储介质,实现axi4总线转avalon总线,支持跨平台互联。
本发明的技术方案是:一种axi4转avalon总线的方法,包括axi4_st接口转avalon_st接口的方法;
axi4_st接口包括data接口、valid接口、keep接口、last接口和ready接口;
avalon_st接口包括sop接口、date接口、eop接口、empty接口、valid接口和ready接口;
该axi4_st接口转avalon_st接口的方法包括以下步骤:
将axi4_st接口的last接口的组合逻辑赋予avalon_st接口的eop接口;
将axi4_st接口的valid接口的组合逻辑赋予avalon_st接口的valid接口;
将axi4_st接口的ready接口的组合逻辑赋予avalon_st接口的ready接口;
将axi4_st接口的data接口高低位逻辑处理为avalon_st接口的data接口高低位逻辑后,以时序逻辑将axi4_st接口的data接口信号赋予avalon_st接口的data接口信号;
将axi4_st接口的keep接口信号按预设规则转换后赋予avalon_st接口的empty接口;
将axi4_st接口数据包中第一个valid信号作为avalon_st接口的sop信号。
进一步地,将axi4_st接口的data接口高低位逻辑处理为avalon_st接口的data接口高低位逻辑,具体为:
将axi4_st接口的data接口数据的最高字节放入avalon_st接口的data接口的最低字节,次高字节放入次低字节,以此类推。
进一步地,还包括axi4_mm总线转为avalon_mm总线的方法,具体包括以下步骤:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010596005.0/2.html,转载请声明来源钻瓜专利网。