[发明专利]ADPLL中的时钟同步在审
申请号: | 202010557035.0 | 申请日: | 2020-06-17 |
公开(公告)号: | CN112152617A | 公开(公告)日: | 2020-12-29 |
发明(设计)人: | 内纳德·帕夫洛维克;弗拉季斯拉夫·季亚琴科 | 申请(专利权)人: | 恩智浦有限公司 |
主分类号: | H03L7/18 | 分类号: | H03L7/18;H03L7/08 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 倪斌 |
地址: | 荷兰埃因霍温高科*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | adpll 中的 时钟 同步 | ||
1.一种用于全数字锁相环(ADPLL)的时钟同步单元,其特征在于,所述时钟同步单元包括:
双触发器同步器;
相位频率检测器(PFD),其连接到所述双触发器同步器;以及
同步控制电路,其被配置成控制所述双触发器同步器和所述PFD以执行参考时钟输入信号和分频时钟输入信号之间的时钟同步,并且控制所述双触发器同步器和所述PFD以用PFD操作代替所述参考时钟输入信号和所述分频时钟输入信号之间的所述时钟同步的执行。
2.根据权利要求1所述的时钟同步单元,其特征在于,所述PFD操作包括在所述PFD处生成用于所述ADPLL的电荷泵单元的多个电荷泵控制信号。
3.根据权利要求1所述的时钟同步单元,其特征在于,所述同步控制电路还被配置成响应于所述分频时钟输入信号而生成同步控制信号,其中所述双触发器同步器包括被配置成由所述分频时钟输入信号启用的串联连接的第一触发器和第二触发器,且其中所述双触发器同步器还包括第一多路复用器和第二多路复用器,所述第一多路复用器和所述第二多路复用器连接到所述第一触发器和所述第二触发器且被配置成响应于所述同步控制信号而选择多个输入中的一个作为输出。
4.根据权利要求1所述的时钟同步单元,其特征在于,所述同步控制电路还被配置成响应于所述分频时钟输入信号而生成PFD控制信号,并且其中所述PFD包括:
第一触发器,其被配置成由所述参考时钟输入信号启用以生成第一电荷泵控制信号;
第二触发器,其被配置成响应于所述PFD控制信号而被启用以生成第二电荷泵控制信号;以及
多路复用器,其被配置成响应于所述第一电荷泵控制信号和所述第二电荷泵控制信号而生成用于所述第一触发器和所述第二触发器的复位信号。
5.根据权利要求4所述的时钟同步单元,其特征在于,所述PFD还包括与门,所述与门被配置成基于所述第一电荷泵控制信号和所述第二电荷泵控制信号而生成用于所述多路复用器的输入。
6.根据权利要求1所述的时钟同步单元,其特征在于,所述时钟同步单元是所述ADPLL的逐次逼近寄存器(SAR)时间-数字转换器(TDC)的组件,其中所述同步控制电路还被配置成响应于所述分频时钟输入信号而生成PFD控制信号,并且其中所述PFD包括:
第一触发器,其被配置成由所述参考时钟输入信号启用以生成用于所述SAR TDC的电荷泵单元的第一电荷泵控制信号;
第二触发器,其被配置成响应于所述PFD控制信号而被启用以生成用于所述SAR TDC的所述电荷泵单元的第二电荷泵控制信号;
多路复用器,其被配置成响应于所述第一电荷泵控制信号和所述第二电荷泵控制信号而生成用于所述第一触发器和所述第二触发器的复位信号;以及
与门,其被配置成基于所述第一电荷泵控制信号和所述第二电荷泵控制信号而生成用于所述多路复用器的输入。
7.根据权利要求1所述的时钟同步单元,其特征在于,所述同步控制电路包括连接到所述PFD或所述双触发器同步器的多个触发器。
8.根据权利要求7所述的时钟同步单元,其特征在于,所述触发器包括:
串联连接的第一触发器和第二触发器,其被配置成由所述分频时钟输入信号的反相版本启用;
串联连接的第三触发器和第四触发器,其被配置成由所述第一触发器和所述第二触发器的输出复位;以及
第五触发器,其被配置成由所述分频时钟输入信号的反相版本启用,并由所述第一触发器和所述第二触发器的所述输出复位。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩智浦有限公司,未经恩智浦有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010557035.0/1.html,转载请声明来源钻瓜专利网。