[发明专利]半导体结构及其形成方法在审
申请号: | 202010533027.2 | 申请日: | 2020-06-12 |
公开(公告)号: | CN113809008A | 公开(公告)日: | 2021-12-17 |
发明(设计)人: | 杨列勇;蔡巧明;马丽莎;李洋 | 申请(专利权)人: | 中芯国际集成电路制造(北京)有限公司;中芯国际集成电路制造(上海)有限公司 |
主分类号: | H01L21/8234 | 分类号: | H01L21/8234;H01L27/088 |
代理公司: | 北京市一法律师事务所 11654 | 代理人: | 刘荣娟 |
地址: | 100176 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 结构 及其 形成 方法 | ||
1.一种半导体结构的形成方法,其特征在于,包括:
提供衬底,所述衬底包括第一区域和第二区域;
在所述第一区域表面形成第一栅介质材料层;
在所述第二区域表面选择性外延生长衬底材料以形成外延层,使得所述外延层的顶部与所述第一栅介质材料层的顶部之间的高度差的绝对值小于第一目标阈值;以及
在所述外延层表面形成第二栅介质材料层。
2.根据权利要求1所述的方法,其特征在于,所述第一目标阈值为至
3.根据权利要求2所述的方法,其特征在于,所述第一目标阈值为至
4.根据权利要求3所述的方法,其特征在于,所述外延层的顶部与所述第一栅介质材料层的顶部齐平。
5.根据权利要求1所述的方法,其特征在于,所述第二栅介质材料层的顶部与所述第一栅介质材料层的顶部之间的高度差的绝对值小于第二目标阈值。
6.根据权利要求5所述的方法,其特征在于,所述第二目标阈值为至
7.根据权利要求6所述的方法,其特征在于,所述第二目标阈值为至
8.根据权利要求7所述的方法,其特征在于,所述第二栅介质材料层的顶部与所述第一栅介质材料层的顶部齐平。
9.根据权利要求1所述的方法,其特征在于,在所述外延层表面形成第二栅介质材料层的工艺方法包括:
对所述外延层表面进行氧化处理。
10.根据权利要求9所述的方法,其特征在于,对所述外延层表面进行氧化处理的工艺方法包括:原位水汽生成工艺。
11.根据权利要求1所述的方法,其特征在于,还包括:
在所述第一栅介质材料层表面和所述第二栅介质材料层表面形成第一栅极材料层;
刻蚀所述第一栅极材料层以形成第一栅极和第二栅极;
分别刻蚀所述第一栅介质材料层和所述第二栅介质材料层以形成第一栅介质层和第二栅介质层;以及
在所述第一区域内形成第一源极和第一漏极并在所述第二区域内形成第二源极和第二漏极,所述第一源极和所述第一漏极分别位于所述第一栅介质层两侧,所述第二源极和所述第二漏极分别位于所述第二栅介质层两侧。
12.根据权利要求11所述的方法,其特征在于,还包括:
通过第三栅极和第四栅极替换所述第一栅极和所述第二栅极。
13.根据权利要求12所述的方法,其特征在于,通过第三栅极和第四栅极替换所述第一栅极和所述第二栅极包括:
形成层间介电层,所述层间介电层顶部高于所述第一栅极顶部和第二栅极顶部;
对所述层间介电层进行平坦化处理,使得所述层间介电层的顶部、所述第一栅极的顶部和所述第二栅极的顶部齐平;
去除所述第一栅极和所述第二栅极,以暴露所述第一栅介质层的顶部、所述第二栅介质层的顶部及所述层间介质层的侧壁;
在所述第一栅介质层的顶部、所述第二栅介质层的顶部、所述层间介质层的侧壁和顶部形成第二栅极材料层;以及
对所述第二栅极材料层进行平坦化处理,以形成第三栅极和第四栅极,并使得所述第三栅极的顶部、所述第四栅极的顶部与所述层间介质层的顶部齐平。
14.根据权利要求12所述的方法,其特征在于,所述第一栅极和所述第二栅极的材料为硅,所述第三栅极和所述第四栅极的材料为金属。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(北京)有限公司;中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(北京)有限公司;中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010533027.2/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造