[发明专利]一种基于群延迟滤波器的DAC多芯片同步装置有效
| 申请号: | 202010529718.5 | 申请日: | 2020-06-11 |
| 公开(公告)号: | CN111641414B | 公开(公告)日: | 2023-08-01 |
| 发明(设计)人: | 张理振;吴俊杰;张浩 | 申请(专利权)人: | 中国电子科技集团公司第十四研究所 |
| 主分类号: | H03M1/74 | 分类号: | H03M1/74;H03M1/82 |
| 代理公司: | 南京知识律师事务所 32207 | 代理人: | 康翔;高娇阳 |
| 地址: | 210039 江*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 基于 延迟 滤波器 dac 芯片 同步 装置 | ||
1.一种基于群延迟滤波器的DAC多芯片同步装置,其特征在于,包括:数个DAC芯片和时间数字转换器,根据实际使用需要调整DAC芯片和时间数字转换器的数量;DAC芯片内部包括D触发器、N1倍分频器、N2倍分频器、DA数据处理器、群延迟滤波器和DA转换器,时间数字转换器集成在DAC芯片内部或配置为DAC芯片外部的独立器件;将共同的时钟信号CLK和同步控制输入信号SYNCIN,分别输入各DAC芯片,各DAC芯片分别产生与自身数据同步的信号SYNCOUT,分别输入各自的时间数字转换器;时钟信号CLK输入D触发器、N1倍分频器和DA转换器,数字控制信号CTRL输入群延迟滤波器,输入数据DATA经DA数据处理器、群延迟滤波器和DA转换器产生输出数据DAOUT;同步控制输入信号SYNCIN输入D触发器,采样和锁存,产生与时钟信号CLK边沿对齐的同步控制信号SYNC_DFF,分别输入N1倍分频器和N2倍分频器,将N1倍分频器和N2倍分频器复位;时间数字转换器量化各DAC芯片输出信号SYNCOUT的相位差,转换为数字控制信号CTRL,分别输入各DAC芯片;各DAC芯片的时钟信号CLK相位差定义为Δt,各DAC芯片的同步控制信号SYNC_DFF相对于时钟信号CLK的相位差的差定义为ΔNT,各DAC芯片的输出信号SYNCOUT的相位差定义为ΔNT+Δt;时间数字转换器量化相位差ΔNT+Δt,若相位差大于1个CLK周期,调整各DAC芯片中群延迟滤波器的整数延迟单元,若相位差小于1个CLK周期,调整各DAC芯片中群延迟滤波器的小数延迟单元,使各DAC芯片输出相位同步。
2.根据权利要求1所述的基于群延迟滤波器的DAC多芯片同步装置,其特征在于,所述N1倍分频器和N2倍分频器,包括:N1倍分频器产生内部分频时钟CLKDIV,分别输入N2倍分频器、DA数据处理器和群延迟滤波器,N2倍分频器产生标志时钟SYNCCLK,分频时钟CLKDIV和标志时钟SYNCCLK与SYNC_DFF同步,输入DA数据处理器。
3.根据权利要求2所述的基于群延迟滤波器的DAC多芯片同步装置,其特征在于,所述DA数据处理器,包括:插值滤波器、调制器、反sinc函数滤波器和SYNCCLK延迟单元,产生同步标志时钟SYNCP和数据data_pre,同步标志时钟SYNCP和数据data_pre相位同步、延迟相同,输入群延迟滤波器。
4.根据权利要求3所述的基于群延迟滤波器的DAC多芯片同步装置,其特征在于,所述群延迟滤波器,包括:整数延迟单元和小数延迟单元,在数字控制信号CTRL的控制下,同时对data_pre和SYNCP整数延迟和小数延迟,不改变同步标志时钟SYNCP和数据data_pre的相位关系,产生边沿对齐的同步控制输出信号SYNCOUT和数据data_pst,数据data_pst输入DA转换器。
5.根据权利要求4所述的基于群延迟滤波器的DAC多芯片同步装置,其特征在于,所述同步控制输出信号SYNCOUT和数据data_pst均为数字信号,SYNCOUT的脉宽为data_pst的N1乘以N2倍,data_pst的脉宽为一个时钟CLK周期。
6.根据权利要求5所述的基于群延迟滤波器的DAC多芯片同步装置,其特征在于,所述DA转换器将数字信号data_pst转换为模拟信号DAOUT。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第十四研究所,未经中国电子科技集团公司第十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010529718.5/1.html,转载请声明来源钻瓜专利网。





