[发明专利]基于忆阻器的三值异或和同或逻辑门电路在审
| 申请号: | 202010488530.0 | 申请日: | 2020-06-02 |
| 公开(公告)号: | CN111555751A | 公开(公告)日: | 2020-08-18 |
| 发明(设计)人: | 王晓媛;周鹏飞 | 申请(专利权)人: | 杭州电子科技大学 |
| 主分类号: | H03K19/20 | 分类号: | H03K19/20;H03K19/21 |
| 代理公司: | 浙江千克知识产权代理有限公司 33246 | 代理人: | 周希良 |
| 地址: | 310018 浙江*** | 国省代码: | 浙江;33 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 基于 忆阻器 三值异 逻辑 门电路 | ||
本发明公开了一种基于忆阻器的三值异或和同或逻辑门电路。本发明包括一个三值或门TOR,一个三值与门TAND,一个三值非门TI,一个三值与非门TNAND,利用忆阻器的开关特性和记忆特性实现,第一输入端IN1和第二输入端IN2分别为三值或门TOR和三值与非门TNAND的公共输入端,三值或门TOR的输出和三值与非门的输出为三值与门TAND的两个输入,三值与门的输出为三值非门TI的输入,最终得到三值与门TAND的输出为异或TXOR,三值非门TI的输出为同或TXNOR。本发明结构清晰简单、易于实现。该门电路模型可用于多值数字逻辑运算等诸多领域中的应用研究,具有重要意义。
技术领域
本发明属于电路设计技术领域,涉及一种三值数字逻辑门电路,具体涉及一种物理可实现的基于忆阻器的三值异或和同或逻辑门电路。
背景技术
1971年,华裔科学家蔡少堂教授首次提出忆阻器的概念,2008年,惠普实验室研究团队成功做出纳米忆阻器件,证实了蔡少堂教授的推断;并且进一步研究发现,忆阻器的非易失型和纳米级尺寸有助于摩尔定律的延续,使得忆阻器能够同时计算和存储。
忆阻器的独特特性使其在模拟电路设计、非易失性存储、神经网络、数字逻辑等中具有良好的应用前景,由于晶体管达到物理极限,忆阻器的开关行为的微小尺寸被推广为基于晶体管的存储器的替代器件。
传统的数字系统是基于二进制数构建的,其中只考虑逻辑0和1;最近,多值逻辑的概念成为一个共同的研究课题。1840年,英国的Thomas Fowler就以平衡三进制的设计,使用木材建造了一台早期的计算机;1958年,苏联莫斯科国立大学由Nikolay Brusentsov建造第一台数字电子三进制计算机Setun,它比二进制计算机在未来发展上更有优势。
三元数的主要优点是它比二进制数在相同的位数下所能携带更多的信息量,这降低了互连和芯片面积的复杂性。随着元器件制造工艺技术的进步,为三进制逻辑电路的实现提供了可能性。在20世纪80年代,基于使用增强和耗尽型晶体管的CMOS引入了第一个三值逻辑门的实现。三进制逻辑电路非但比二进制逻辑电路速度更快、可靠性更高,还减少了面积和互连的复杂性,且需要的设备功耗也更少。
忆阻器是实现三元系统的良好候选者,因为它可以处理两个以上的状态而无需使用额外的硬件,可以进一步将其分为不同的量化级别到多级元素。实用的忆阻器与标准CMOS技术兼容,这些忆阻器的尺寸在2-10nm范围内相对较小,使用忆阻器实现三元逻辑运算为增强新颖的功能开辟了新的机会。
发明内容
针对现有技术的不足,本发明提出了一种基于忆阻器的三值异或和同或逻辑门电路。
本发明解决技术问题所采取的技术方案如下:
基于忆阻器的三值异或和同或逻辑门电路具体包括一个三值或门,一个三值与门,一个三值非门,一个三值与非门。
三值或门电路由两个忆阻器构成。其中第一忆阻器M1正极作为第一输入端,第二忆阻器M2正极作为第二输入端。第一忆阻器M1的负极与第二忆阻器M2的负极相连,并作为输出端。对于三值或门,输出为两输入的最大值。
三值与门电路由两个忆阻器构成。其中第三忆阻器M3负极作为第一输入端,第四忆阻器M4负极作为第二输入端。第三忆阻器M3的正极与第四忆阻器M4的正极相连,并作为输出端。对于三值与门,输出为两输入的最小值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010488530.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种摆角度装配扬声器机构
- 下一篇:一种自动防雨式室外大型教务信息公布栏





