[发明专利]包括标准单元的集成电路及其制造方法及计算系统在审
申请号: | 202010329912.9 | 申请日: | 2020-04-23 |
公开(公告)号: | CN111832245A | 公开(公告)日: | 2020-10-27 |
发明(设计)人: | 金敬俸;金珉修;金用杰 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F30/392 | 分类号: | G06F30/392;G06F30/398 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 倪斌 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 包括 标准 单元 集成电路 及其 制造 方法 计算 系统 | ||
1.一种集成电路,包括:
标准单元,包括第一输出引脚和第二输出引脚,所述第一输出引脚和所述第二输出引脚被配置成各自输出相同的输出信号;
第一路由路径,连接到所述第一输出引脚;以及
第二路由路径,连接到所述第二输出引脚,
其中,所述第一路由路径包括第一单元组,所述第一单元组包括至少一个负载单元,所述第二路由路径包括第二单元组,所述第二单元组包括至少一个负载单元,并且所述第一路由路径和所述第二路由路径在所述标准单元外部彼此电断开。
2.根据权利要求1所述的集成电路,其中,
所述标准单元包括第一布线层和第二布线层,所述第一布线层包括沿第一水平方向延伸的多个图案,所述第二布线层包括沿第二水平方向延伸的多个图案,其中,所述第二布线层设置在所述第一布线层上方,以及
所述第一输出引脚和所述第二输出引脚是所述第二布线层的图案。
3.根据权利要求2所述的集成电路,其中,
所述第一输出引脚和所述第二输出引脚通过设置在所述第一布线层中的所述多个图案中的第一图案以及与所述第一图案接触并且与所述第一输出引脚和所述第二输出引脚接触的第一过孔彼此电连接,以及
在布局视图中,所述第一图案、所述第一输出引脚和所述第二输出引脚具有环形形状。
4.根据权利要求2所述的集成电路,其中,
所述第一输出引脚和所述第二输出引脚通过设置在所述第一布线层中的所述多个图案中的第一图案、设置在所述第二布线层中的所述多个图案中的第二图案以及与所述第一图案、所述第一输出引脚、所述第二输出引脚和所述第二图案接触的第一过孔彼此电连接,以及
在布局视图中,所述第一图案、所述第二图案、所述第一输出引脚和所述第二输出引脚具有网格形状。
5.根据权利要求2所述的集成电路,其中,
所述第一路由路径包括路由布线,所述路由布线包括设置在所述第二布线层中并且与所述第一输出引脚接触的图案,所述图案不同于所述第二布线层的对应于所述第一输出引脚和所述第二输出引脚的图案。
6.根据权利要求2所述的集成电路,其中,
所述标准单元还包括第三布线层,所述第三布线层包括沿所述第一水平方向延伸的图案,其中所述第三布线层设置在所述第二布线层上方,以及
所述第一路由路径包括:
设置在所述第三布线层中的路由布线;以及
与所述路由布线和所述第一输出引脚接触的过孔。
7.根据权利要求2所述的集成电路,其中,
所述第一输出引脚电连接到设置在所述第一布线层中的所述多个图案中的第一图案以及与所述第一图案和所述第一输出引脚接触的第一过孔,
所述第二输出引脚电连接到设置在所述第一布线层中的所述多个图案中的第二图案以及与所述第二图案和所述第二输出引脚接触的第二过孔,以及
所述第一图案和所述第二图案彼此间隔开。
8.根据权利要求1所述的集成电路,其中,所述标准单元还包括:
第三输出引脚,被配置成输出所述输出信号,
其中,第三路由路径连接到所述第三输出引脚,并且在所述标准单元外部与所述第一路由路径和所述第二路由路径电断开。
9.根据权利要求1所述的集成电路,其中,
所述标准单元是时钟门控单元,所述时钟门控单元被配置成接收时钟信号,以生成内部时钟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010329912.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种区块链上供应链金融系统
- 下一篇:温控开关和用于制造温控开关的方法