[发明专利]串行总线上的数据编码在审

专利信息
申请号: 202010281520.X 申请日: 2020-04-10
公开(公告)号: CN111813730A 公开(公告)日: 2020-10-23
发明(设计)人: F·塔耶特 申请(专利权)人: 意法半导体(鲁塞)公司
主分类号: G06F13/42 分类号: G06F13/42
代理公司: 北京市金杜律师事务所 11256 代理人: 郭星
地址: 法国*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 串行 线上 数据 编码
【说明书】:

本公开涉及串行总线上的数据编码。一种用于对要在SPI串行总线上传输的数据值进行编码的方法包括:用于至少在一个所选择的时刻根据全部或部分要传输的数据值来修改存储器的状态寄存器的操作。

相关申请的交叉引用

本申请要求于2019年4月12日提交的法国专利申请1903929的优先权,其内容在法律允许的最大范围内通过引用整体结合于此。

技术领域

本描述总体上涉及电子电路,并且更具体地涉及其中多个电路能够在串行总线上通信的系统。

背景技术

串行总线已经被广泛实现以允许同一系统的多个电子电路彼此通信。例如,在汽车中,计算机经常使用串行总线来允许微处理器在车辆的整个使用过程中在非易失性存储器中读取或写入信息。

需要通过串行总线来扩展当前的通信能力。特别希望能够利用串行总线的存在以使得能够对可以独立于通常的通信信道进行传输的附加信息进行编码。

在本领域中需要克服用于在串行总线上对数据进行编码的已知方法的全部或一些缺点。

发明内容

一个实施例提供了一种用于对要在SPI串行总线上传输的数据值进行编码的方法,其中至少在一个所选择的时刻根据全部或部分上述要传输的数据值来修改存储器的状态寄存器。

根据一个实施例,存储器是可重新编程的非易失性存储器。

根据一个实施例,通过在写入模式下的存储器的锁存位的状态反转来修改状态寄存器。

根据一个实施例,在存储器的写入周期期间修改状态寄存器。

根据一个实施例,状态寄存器在存储器中的写入周期期间仅修改一次,要传输的数据值形成位。

根据一个实施例,状态寄存器在存储器中的写入周期期间修改多次,要传输的数据值形成包括至少两个位的字。

根据一个实施例,在存储器中的写入周期期间,状态寄存器的修改次数与字的连续地传输的位之间的状态转换的次数有关。

根据一个实施例,上述要传输的数据值表示存储器的磨损。

根据一个实施例,上述要传输的数据值反映在存储器内进行的纠错的次数。

一个实施例提供了一种方法,该方法包括:开始在存储器中写入;周期性地发送存储器的状态寄存器;在上述给定时刻修改存储器的状态寄存器,以对全部或部分要传输的数据值进行编码;以及停止在存储器中写入。

一个实施例提供一种被配置为实现所描述的方法的电子电路。

一个实施例提供了一种包括状态寄存器的非易失性存储器,该状态寄存器被配置为通过所描述的方法的实现来被修改。

附图说明

在以下通过举例而非限制的方式给出的对特定实施例的描述中,将参考附图对上述特征和优点以及其他特征和优点进行详细描述,在附图中:

图1以框图形式非常示意性地示出了电子电路的实施例;

图2示出了存储器的状态寄存器的示例;

图3是经由串行总线与存储器中的数据写入周期相关联的操作的实施例的序列图;

图4示出了用于对要通过串行总线传输的数据值进行编码的方法的实现模式;以及

图5示出了用于对要通过串行总线传输的数据值进行编码的方法的另一实现模式。

具体实施方式

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体(鲁塞)公司,未经意法半导体(鲁塞)公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202010281520.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top