[发明专利]网格着色器输出管理技术在审
| 申请号: | 202010218804.4 | 申请日: | 2020-03-25 |
| 公开(公告)号: | CN112233219A | 公开(公告)日: | 2021-01-15 |
| 发明(设计)人: | P.多尔;A.小亨特 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06T15/50 | 分类号: | G06T15/50;G06T17/20 |
| 代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 徐予红;姜冰 |
| 地址: | 美国加利*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 网格 着色 输出 管理 技术 | ||
1.一种计算系统,包括:
网络控制器;
耦合到所述网络控制器的图形处理器,其中所述图形处理器包括内部存储设备并且所述图形处理器要将所述内部存储设备细分成多个完全大小的缓冲器分配和多个部分大小的缓冲器分配;以及
耦合到所述图形处理器的存储器,所述存储器包括网格着色器指令的集合,所述网格着色器指令在由所述图形处理器执行时,促使所述计算系统:
确定小网格的大小,
如果所述小网格的所述大小大于部分大小的缓冲器分配,则将所述小网格写入到完全大小的缓冲器分配,以及
如果所述小网格的所述大小不大于所述部分大小的缓冲器分配,则将所述小网格写入到所述部分大小的缓冲器分配。
2.如权利要求1所述的计算系统,其中所述网格着色器指令在被执行时,促使所述计算系统输出所述小网格的所述大小和写入位置指示符。
3.如权利要求1所述的计算系统,其中所述小网格被写入到最大可用的部分大小的缓冲器分配。
4.如权利要求1所述的计算系统,其中所述网格着色器指令在被执行时,促使所述计算系统接收所述部分大小的缓冲器分配的通知。
5.如权利要求4所述的计算系统,其中所述网格着色器指令在被执行时,促使所述计算系统在接收到所述通知后生成所述小网格。
6.如权利要求1-5中的任一权利要求所述的计算系统,其中所述网格着色器指令在被执行时,促使所述计算系统在所述小网格的所述大小为空的情况下输出空指示符。
7.一种半导体设备,包括:
一个或多个衬底;以及
耦合到所述一个或多个衬底的逻辑,其中所述逻辑被至少部分实现在可配置逻辑或者固定功能性硬件逻辑中的一个或多个中,耦合到所述一个或多个衬底的所述逻辑要:
确定小网格的大小,
如果所述小网格的所述大小大于部分大小的缓冲器分配,则将所述小网格写入到完全大小的缓冲器分配,以及
如果所述小网格的所述大小不大于所述部分大小的缓冲器分配,则将所述小网格写入到所述部分大小的缓冲器分配。
8.如权利要求7所述的半导体设备,其中耦合到所述一个或多个衬底的所述逻辑要输出所述小网格的所述大小和写入位置指示符。
9.如权利要求7所述的半导体设备,其中所述小网格被写入到最大可用的部分大小的缓冲器分配。
10.如权利要求7所述的半导体设备,其中所述完全大小的缓冲器分配和所述部分大小的缓冲器分配是图形处理器的内部存储设备。
11.如权利要求7所述的半导体设备,其中耦合到所述一个或多个衬底的所述逻辑要:
接收所述部分大小的缓冲器分配的通知,以及
在接收到所述通知后生成所述小网格。
12.如权利要求7-11中的任一权利要求所述的半导体设备,其中耦合到所述一个或多个衬底的所述逻辑要在所述小网格的所述大小为空的情况下输出空指示符。
13.一种网格着色器设备,包括:
用于确定小网格的大小的部件;
用于如果所述小网格的所述大小大于部分大小的缓冲器分配则将所述小网格写入到完全大小的缓冲器分配的部件;以及
用于如果所述小网格的所述大小不大于所述部分大小的缓冲器分配则将所述小网格写入到所述部分大小的缓冲器分配的部件。
14.如权利要求13所述的设备,进一步包括用于输出所述小网格的所述大小和写入位置指示符的部件。
15.如权利要求13所述的设备,其中所述小网格被写入到最大可用的部分大小的缓冲器分配。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010218804.4/1.html,转载请声明来源钻瓜专利网。





