[发明专利]用于嵌入式ECC保护的方法及系统在审
申请号: | 201980068709.6 | 申请日: | 2019-12-10 |
公开(公告)号: | CN112867993A | 公开(公告)日: | 2021-05-28 |
发明(设计)人: | D·R·博杜安;R·D·索吉特拉;S·P·维萨利 | 申请(专利权)人: | 德州仪器公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 林斯凯 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 嵌入式 ecc 保护 方法 系统 | ||
1.一种集成电路,其包括:
互连件,其经配置以从系统接收命令,以从存储器装置的物理地址读取数据及/或将数据写入到存储器装置的物理地址;及
桥接器,其经配置以从所述互连件接收所述命令并通过以下操作在系统地址与所述物理地址之间执行地址翻译:计算用于在具有第一数据地址的第一数据块之后且邻近于所述第一数据块的第一ECC数据块的第一ECC存储器地址,计算在所述第一ECC块之后且邻近于所述第一ECC块的第二ECC存储器地址,以及计算在第二ECC块之后且邻近于所述第二ECC块的第二数据地址。
2.根据权利要求1所述的集成电路,其中所述第一ECC数据块含有用于所述第一数据块的ECC数据且所述第二ECC数据块含有用于第二数据块的ECC数据。
3.根据权利要求1所述的集成电路,其中所述第一ECC数据块及第二ECC数据块各自为64字节且所述第一数据块及第二数据块各自为512字节。
4.根据权利要求1所述的集成电路,其中所述第一数据地址、第二数据地址、第一ECC存储器地址及第二ECC存储器地址对应于所述存储器装置中的相连位置。
5.一种集成电路,其包括:
互连件,其经配置以从系统接收命令,用于读取及/或写入数据的一部分;及
桥接器,其经配置以从所述互连件接收所述命令并检查及计算包含数据的所述部分的数据突发的ECC数据。
6.一种用于与外部存储器介接的集成电路,所述集成电路包括:
互连件,其经配置以从系统接收命令,用于读取及/或写入数据的一部分;及
桥接器,其经配置以从所述互连件接收所述命令并检查及计算ECC数据,所述桥接器进一步经配置以缓存包含数据的所述部分的完整数据突发的ECC数据。
7.根据权利要求6所述的集成电路,其中所述命令为第一命令,且其中所述桥接器进一步经配置以:如果所述第一命令为写入命令,那么将部分数据块写入到第一地址,并从所述外部存储器读取在所述第一地址处的数据块及与所述数据块相关联的ECC数据,且
其中所述桥接器包括保持队列,所述保持队列经配置以在所述数据块返回到所述桥接器期间保持所述写入命令及所述部分数据块。
8.根据权利要求7所述的集成电路,其中所述桥接器进一步经配置以从所述外部存储器接收所述数据块及用于所述数据块的ECC数据,将所述部分数据块与所述数据块合并以产生经合并数据,并将所述经合并数据写入到所述外部存储器。
9.根据权利要求8所述的集成电路,其中所述桥接器进一步经配置以缓存用于所述数据块的所述ECC数据。
10.根据权利要求7所述的集成电路,其中所述桥接器进一步经配置以从所述系统接收与第二地址相关联的第二命令,且如果所述第二地址匹配所述保持队列中的任何地址,那么将所述第二命令放置于所述保持队列中。
11.一种存储器系统,其包括:
存储器装置;
处理器;
互连件,其经配置以从所述处理器接收命令,以从所述存储器装置的物理地址读取数据及/或将数据写入到所述存储器装置的物理地址;及
桥接器,其经配置以从所述互连件接收所述命令并通过以下操作在系统地址与所述物理地址之间执行地址翻译:计算用于在具有第一数据地址的第一数据块之后且邻近于所述第一数据块的第一ECC数据块的第一ECC存储器地址,计算在所述第一ECC块之后且邻近于所述第一ECC块的第二ECC存储器地址,以及计算在第二ECC块之后且邻近于所述第二ECC块的第二数据地址。
12.根据权利要求11所述的存储器系统,其中所述第一ECC数据块含有用于所述第一数据块的ECC数据且所述第二ECC数据块含有用于第二数据块的ECC数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德州仪器公司,未经德州仪器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980068709.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:确定超时时段的长度
- 下一篇:下行链路相位跟踪参考信号资源映射