[发明专利]可调嵌入式通用串行总线2低阻抗驱动持续时间在审
申请号: | 201980067967.2 | 申请日: | 2019-08-14 |
公开(公告)号: | CN112867996A | 公开(公告)日: | 2021-05-28 |
发明(设计)人: | W·N·貌;Y·唐;黄焕章;D·E·温特 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 徐东升 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 可调 嵌入式 通用 串行 总线 阻抗 驱动 持续时间 | ||
在至少一些示例中,一种系统包括:嵌入式通用串行总线2(eUSB2)设备(115),其具有第一接收器(135)和第一发射器(130);处理器(105);第二发射器(125),其耦合到处理器(105);第二接收器(140),其耦合到处理器(105);驱动低电路(150),其耦合到处理器(105)和第二发射器(125);以及差分信号线,其长度大于十英寸。差分信号线在第一端处耦合到第一接收器(135)和第一发射器(130),并且在第二端处耦合到第二发射器(125)和第二接收器(140)。处理器(105)被配置为控制驱动低电路(150)以逻辑‘0’将差分信号线驱动为低,以使第一接收器(135)接收逻辑‘0’,并且呈现在差分信号线上的信号值达到约0伏。
技术领域
本申请总体涉及通用串行总线(USB)设备。
发明内容
在至少一些示例中,一种系统包括嵌入式通用串行总线2(eUSB2)设备,该设备具有第一接收器和第一发射器、处理器、耦合到处理器的第二发射器、耦合到处理器的第二接收器、耦合到处理器和第二发射器的驱动低电路以及长度大于十英寸的差分信号线。差分信号线在第一端处耦合到第一接收器和第一发射器,并且在第二端处耦合到第二发射器和第二接收器。处理器被配置为控制驱动低电路以逻辑‘0’将差分信号线驱动为低,以使第一接收器接收逻辑‘0’,并且呈现在差分信号线上的信号值达到约0伏。
在至少一些示例中,一种方法包括:经由差分信号线传输包结束(EOP)指示符,在传输EOP指示符之后,将差分信号线驱动为低达4个单位间隔的时段加上存在于差分信号线上的传播延迟的值,并在将差分信号线驱动为低达4个单位间隔的时段加上存在于差分信号线上的传播延迟的值之后,将差分信号线置于高阻抗(高-z)状态。
在至少一些示例中,一种电路包括放大器,该放大器具有耦合到第一节点的第一输出和耦合到第二节点的第二输出。该电路进一步包括耦合在第二节点和接地端子之间的第一电阻器以及耦合在第一节点和接地端子之间的第二电阻器。该电路进一步包括第三电阻器、第四电阻器、耦合到第一电阻器的第一开关以及耦合到第二电阻器的第二开关。
附图说明
图1示出根据各种示例的说明性系统的框图。
图2A示出根据各种示例的说明性电路的示意图。
图2B示出根据各种示例的说明性电路的示意图。
图3示出根据各种示例的说明性波形的图。
图4示出根据各种示例的说明性波形的图。
图5示出根据各种示例的说明性方法的流程图。
具体实施方式
通用串行总线(USB)是一种用于互连电缆、连接器和通信协议的标准建立规范。如本文所指,USB是指无论是现在现有的还是以后发展的,由USB实施者论坛(USB IF)或替代和/或协助USB IF在其角色中监督USB规范的任何适当机构所认证的,包括任何修订或增补的USB规范的任何版本。如本文所指,在至少一个示例中,USB涵盖USB 1.0规范、USB 2.0规范、USB 3.0规范、USB 4.0规范或其任何派生形式(诸如上述规范的修改或“.x”变体)中的任何一个或多个。同样,如本文所指,传统USB是指USB 2.x和/或USB1.x。在至少一些示例中,嵌入式USB(eUSB)是指eUSB2。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980067967.2/2.html,转载请声明来源钻瓜专利网。