[发明专利]多位并行逐次逼近寄存器(SAR)模数转换器(ADC)电路在审
申请号: | 201980056902.8 | 申请日: | 2019-07-11 |
公开(公告)号: | CN112640313A | 公开(公告)日: | 2021-04-09 |
发明(设计)人: | B·L·普赖斯 | 申请(专利权)人: | 高通股份有限公司 |
主分类号: | H03M1/14 | 分类号: | H03M1/14;H03M1/78;H03M1/46 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 并行 逐次 逼近 寄存器 sar 转换器 adc 电路 | ||
1.一种多位并行逐次逼近寄存器(SAR)模数转换器(ADC)电路,包括:
多个SAR控制器电路,其中所述多个SAR控制器电路中的每个SAR控制器电路包括数个SAR寄存器电路,其中每个SAR寄存器电路被配置为:
接收时钟信号;
响应于所述时钟信号的对应周期,提供与电源电压相关的数字信号;以及
响应于所述时钟信号的对应下一周期:
接收对应数字位,其中所述数字位基于模拟输入信号与对应数模转换器(DAC)模拟信号的比较;
存储所述数字位;并且
提供与所述数字位相关的所述数字信号;
DAC电路,被配置为:
接收参考电压;
从所述多个SAR控制器电路接收多个数字信号,其中每个数字信号对应于数字输出信号的数字位;以及
生成多个DAC模拟信号,其中每个DAC模拟信号基于所述参考电压和所述多个数字信号;以及
比较电路,被配置为:
接收所述多个DAC模拟信号;
接收所述模拟输入信号;以及
基于每个DAC模拟信号与所述模拟输入信号的比较,来生成与所述多个SAR控制器电路中的每个SAR控制器电路相对应的所述数字位,其中生成的每个数字位共同形成所述数字输出信号,所述数字输出信号是所述模拟输入信号的数字表示。
2.根据权利要求1所述的多位并行SAR ADC电路,其中:
所述DAC电路包括:
试验位电路,被配置为:
从每个SAR控制器电路的每个SAR寄存器电路接收所述数字信号;
从所述多个SAR控制器电路的子集的每个SAR寄存器电路接收试验信号;以及
基于所述数字信号和所述试验信号生成多个试验位码,其中每个试验位码包括数字位序列,所述数字位序列具有针对所述数字位的子集的、与所述数字输出信号相对应的值;以及
数个单输出DAC电路,所述单输出DAC电路的数目等于二(2)的所述多个SAR控制器电路的数目次幂再减去一(1),其中每个单输出DAC电路被配置为:
接收所述多个试验位码;以及
生成在所述多个DAC模拟信号之中的对应DAC模拟信号,其中每个对应DAC模拟信号基于所述参考电压和对应试验位码;以及
所述比较电路包括:
数个比较电路,所述比较电路的数目等于二(2)的所述多个SAR控制器电路的数目次幂再减去一(1),其中每个比较电路被配置为:
接收所述模拟输入信号和所述对应DAC模拟信号;以及
生成比较器信号,其中:
如果所述模拟输入信号具有与所述对应DAC模拟信号相比更大的电压,则所述比较器信号具有逻辑高值;以及
如果所述模拟输入信号具有与所述对应DAC模拟信号相比更小的电压,则所述比较器信号具有逻辑低值;以及
温度计到二进制(TTB)电路,被配置为:
从每个比较电路接收所述比较器信号;以及
基于来自每个比较电路的所述比较器信号,生成与每个SAR控制器电路相对应的所述数字位。
3.根据权利要求1所述的多位并行SAR ADC电路,其中所述DAC电路包括多输出DAC电路,所述多输出DAC电路被配置为:
接收顶电压和底电压,其中所述顶电压和所述底电压的电压范围基于所述参考电压;以及
基于所述顶电压和所述底电压生成所述多个DAC模拟信号。
4.根据权利要求3所述的多位并行SAR ADC电路,其中所述多个DAC模拟信号中的每个DAC模拟信号具有作为所述电压范围的分量的值。
5.根据权利要求3所述的多位并行SAR ADC电路,其中所述多输出DAC电路包括多个电阻器旋转器电路,所述多个电阻器旋转器电路被配置为通过生成所述电压范围的多个分量来生成所述多个DAC模拟信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于高通股份有限公司,未经高通股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980056902.8/1.html,转载请声明来源钻瓜专利网。