[发明专利]命令/地址通道错误检测在审
申请号: | 201980015676.9 | 申请日: | 2019-03-20 |
公开(公告)号: | CN111819547A | 公开(公告)日: | 2020-10-23 |
发明(设计)人: | J·E·林斯塔特;F·A·韦尔 | 申请(专利权)人: | 拉姆伯斯公司 |
主分类号: | G06F11/07 | 分类号: | G06F11/07;G06F11/10;G06F11/30 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 马明月 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 命令 地址 通道 错误 检测 | ||
存储器组件和控制器彼此传输命令和数据。用以激活并且然后访问数据的命令、以及数据本身在不同时间处均在控制器与存储器组件之间被传输。控制器和存储器组件各自计算关于激活命令信息(例如,存储体地址和行地址)的相应的错误检测代码(EDC)值,并存储通过存储体地址进行索引的错误检测代码值。当存储器组件被访问时,所取回的EDC值与根据访问命令信息、以及数据本身计算出的EDC值进行组合。存储器组件将其经组合的EDC值传送给控制器来进行检查。
附图说明
图1是存储器系统的框图。
图2是存储器系统的框图。
图3A是图示了读取操作的流程图。
图3B是图示了写入操作的流程图。
图4是图示了针对读取操作而执行的控制器动作的图。
图5是图示了针对读取操作而执行的存储器组件动作的图。
图6是图示了针对写入操作而执行的控制器动作的图。
图7是图示了针对写入操作而执行的存储器组件动作的图。
图8是图示了针对去往存储器组件的写入操作执行的控制器动作的图,该存储器组件检查错误检测代码。
图9是图示了针对写入操作、以及对错误检测代码的检查而执行的存储器组件动作的图。
图10是图示了存储器系统的图,该存储器系统检查被应用到命令/地址通信的错误检测代码。
图11是图示了存储器组件访问的流程图。
图12是图示了访问存储器组件的方法的流程图。
图13是图示了确定错误是否发生的方法的流程图。
图14是图示了提供错误检测信息的方法的流程图。
图15是图示了向控制器传送错误检测信息的方法的流程图。
图16是图示了从存储器组件接收错误检测信息的方法的流程图。
图17是处理系统的框图。
具体实施方式
存储器组件(例如,动态随机存取存储器-DRAM集成电路系统)接收命令和地址信息以用于激活行和访问列操作(例如,以读取和/或写入数据)。用以激活然后访问数据的命令、以及数据本身在不同时间处均在控制器与存储器组件之间传输。控制器计算关于激活命令信息(例如,存储体(bank)地址和行地址)的错误检测代码(EDC)值,并存储由存储体地址进行索引的错误检测代码值。同样,在接收到激活命令时,存储器组件根据所接收的激活命令信息来计算EDC值,并存储由存储体地址进行索引的EDC值。
当访问命令由存储器组件接收时,所接收的存储体地址被用来取回所存储的EDC值。所取回的EDC值然后与根据访问命令信息计算的EDC值、以及数据本身计算的EDC值进行组合。类似的操作由控制器执行以生成预期的EDC值,该预期的EDC值将与由存储器组件计算的EDC值进行比较。
在一个实施例中,经组合的EDC值可以传送给控制器以用于检查。在另一实施例中,经组合的EDC值可以对照从控制器接收的EDC值来检查。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于拉姆伯斯公司,未经拉姆伯斯公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201980015676.9/2.html,转载请声明来源钻瓜专利网。