[实用新型]一种基于FPGA和TCP/IP的多路采集与切换系统有效
| 申请号: | 201921455195.3 | 申请日: | 2019-09-04 |
| 公开(公告)号: | CN209913857U | 公开(公告)日: | 2020-01-07 |
| 发明(设计)人: | 郭小宽 | 申请(专利权)人: | 广州优客科技服务有限公司 |
| 主分类号: | H04L29/06 | 分类号: | H04L29/06;G06F13/40 |
| 代理公司: | 暂无信息 | 代理人: | 暂无信息 |
| 地址: | 510000 广东省广州*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 多路采集 上位机 下位机 本实用新型 被测设备 多路通道 切换系统 多路 并行数据采集 键盘控制模块 可靠性传输 并行采集 采集模块 控制模块 模拟信号 上位机PC 时钟模块 实时显示 数据传输 通道管理 显示模块 准确控制 以太网 键盘 电源 架构 通信 | ||
1.一种基于FPGA和TCP/IP的多路采集与切换系统,其特征在于:包含上位机部分、下
位机部分和多路被测设备,所述多路被测设备通过下位机部分连接上位机部分;
所述上位机部分包含PC控制及显示模块和LCD显示及键盘控制模块;
所述下位机包含电源与时钟模块、FPGA逻辑控制模块、以太网TCP/IP通信模块、通道
管理与切换模块、ADC信号采集模块和STM32控制模块;
其中,多路被测设备通过通道管理与切换模块分别与FPGA逻辑控制模块和ADC信号采集模块连接;
所述FPGA逻辑控制模块分别与电源与时钟模块、通道管理与切换模块、ADC信号采集模块连接;
所述FPGA逻辑控制模块通过以太网TCP/IP通信模块连接上位机的PC控制及显示模块;
所述FPGA逻辑控制模块通过STM32控制模块连接上位机的LCD显示及键盘控制模块。
2.根据权利要求1所述的一种基于FPGA和TCP/IP的多路采集与切换系统,其特征在于:
所述FPGA逻辑控制模块包含通道切换单元、AD采集控制单元、数据处理单元、时钟与复位单元、W5500控制单元、STM32控制单元;
所述数据处理单元通过通道切换单元连接通道管理与切换模块;所述数据处理单元通过AD采集控制单元连接ADC信号采集模块;所述数据处理单元通过时钟与复位单元连接电源与时钟模块;所述数据处理单元通过W5500控制单元连接以太网TCP/IP通信模块;所述数据处理单元通过STM32控制单元连接STM32控制模块。
3.根据权利要求1所述的一种基于FPGA和TCP/IP的多路采集与切换系统,其特征在于:
FPGA逻辑控制模块采用了基于Xilinx公司Spartan-6系列的XC6SLX150-2FG484C开发的核心板AC6150。
4.根据权利要求1所述的一种基于FPGA和TCP/IP的多路采集与切换系统,其特征在于:所述以太网TCP/IP通信模块包含以太网控制器以及与其连接的信息插座;所述W5500控制单元依次经过以太网控制器、信息插座连接PC控制及显示模块。
5.根据权利要求1所述的一种基于FPGA和TCP/IP的多路采集与切换系统,其特征在于:所述ADC信号采集模块包含信号调理单元和AD采集电路;所述通道管理与切换模块依次经过信号调理单元和AD采集电路连接AD采集控制单元。
6.根据权利要求1所述的一种基于FPGA和TCP/IP的多路采集与切换系统,其特征在于:所述通道管理与切换模块采用通道选通芯片ADG1408YRUZ、电平转换芯片LSF0108DCUR、控制切换芯片ADG819BRM和继电器G3FD-X03SN组成。
7.根据权利要求1所述的一种基于FPGA和TCP/IP的多路采集与切换系统,其特征在于:所述STM32控制模块包含串口通信单元、LCD控制单元和键盘控制单元。
8.根据权利要求5所述的一种基于FPGA和TCP/IP的多路采集与切换系统,其特征在于:所述信号调理单元包含电流转电压芯片MAX4080SASA+和电压信号调理芯片AD8276ARZ;所述AD采集电路包含电压采集CH1-8和电压采集CH9-16。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州优客科技服务有限公司,未经广州优客科技服务有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201921455195.3/1.html,转载请声明来源钻瓜专利网。





