[实用新型]一种不存在高电平交集的反相检测时钟发生电路有效
| 申请号: | 201921167394.4 | 申请日: | 2019-07-24 |
| 公开(公告)号: | CN210201800U | 公开(公告)日: | 2020-03-27 |
| 发明(设计)人: | 李富华;戴晶星;吴庆;殷嘉琳 | 申请(专利权)人: | 苏州大学 |
| 主分类号: | H03K3/027 | 分类号: | H03K3/027 |
| 代理公司: | 江苏昆成律师事务所 32281 | 代理人: | 刘尚轲 |
| 地址: | 215000 *** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 不存在 电平 交集 检测 时钟 发生 电路 | ||
1.一种不存在高电平交集的反相检测时钟发生电路,其包括:原来的时钟信号Fclk、使能端Reset-1、第一或非门(1)、第二或非门(2)、第三或非门(3)、第一延时器DELAY1、第二延时器DELAY2、第一反相器(4)、第二反相器(5)、第三反相器(6)、第四反相器(7),其特征在于:原来的时钟信号Fclk分别与第三或非门(3)的第一个信号输入端以及第一或非门(1)的第二个信号输入端相连,使能端Reset-1分别与第三或非门(3)和第一或非门(1)的第一个信号输入端相连;第一或非门(1)的信号输出端与第二或非门(2)的第二个信号输入端相连,第二或非门(2)的信号输出端通过第二延时器DELAY2后输出检测时钟信号clk_Q2,检测时钟信号clk_Q2通过第三反相器(6)和第四反相器(7)增加驱动,并输出检测时钟信号Q2;检测时钟信号clk_Q2同时连接到第三或非门(3)的第二个信号输入端,第三或非门(3)的信号输出端通过第一延时器DELAY1后输出检测时钟信号clk_Q4,检测时钟信号clk_Q4通过第一反相器(4)和第二反相器(5)增加驱动,并输出检测时钟信号Q4;检测时钟信号Q4连接到第二或非门(2)的第一个信号输入端;所述的不存在高电平交集的反相检测时钟发生电路的初始状态设置为原来的时钟信号Fclk设置为高电平、使能端Reset-1设置为高电平,检测时钟信号clk_Q2设置为高电平,检测时钟信号clk_Q4设置为低电平。
2.如权利要求1所述的不存在高电平交集的反相检测时钟发生电路,其特征在于:第一延时器DELAY1和第二延时器DELAY2的延时相同,或者不同。
3.如权利要求1所述的不存在高电平交集的反相检测时钟发生电路,其特征在于:第一延时器DELAY1和第二延时器DELAY2的延时为1ns-3ns。
4.如权利要求1所述的不存在高电平交集的反相检测时钟发生电路,其特征在于:第一或非门(1)、第二或非门(2)、第三或非门(3)、第一反相器(4)、第二反相器(5)、第三反相器(6)和第四反相器(7)均存在延时,延时分别为0.2ns-0.3ns。
5.如权利要求1所述的不存在高电平交集的反相检测时钟发生电路,其特征在于:第二反相器(5)的尺寸是第一反相器(4)的尺寸的1.2倍-6倍。
6.如权利要求1所述的不存在高电平交集的反相检测时钟发生电路,其特征在于:第二反相器(5)的尺寸为第一反相器(4)的尺寸的2倍-4倍。
7.如权利要求1所述的不存在高电平交集的反相检测时钟发生电路,其特征在于:第四反相器(7)的尺寸是第三反相器(6)的尺寸的1.2倍-6倍。
8.如权利要求1所述的不存在高电平交集的反相检测时钟发生电路,其特征在于:第四反相器(7)的尺寸为第一反相器(4)的尺寸的2倍-4倍。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州大学,未经苏州大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201921167394.4/1.html,转载请声明来源钻瓜专利网。





