[实用新型]一种量子芯片测试线路集成装置有效
申请号: | 201920467143.1 | 申请日: | 2019-04-09 |
公开(公告)号: | CN209927978U | 公开(公告)日: | 2020-01-10 |
发明(设计)人: | 李松;孔伟成;程帅;赵泽方;陈华鹏;丁文举 | 申请(专利权)人: | 合肥本源量子计算科技有限责任公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 230008 安徽省合肥*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 芯片测试 量子 封装槽 空间利用率 测试线路 集成设置 商用器件 线路集成 信号串扰 盖板 槽口处 封装体 多路 封装 密封 | ||
1.一种量子芯片测试线路集成装置,其特征在于,所述量子芯片测试线路集成装置包括:
多路量子芯片测试线路(1),各路所述量子芯片测试线路(1)均集成设置在一对应PCB板(11)上;
封装体(2),内部开设有平行排列且相互独立的封装槽(3),各所述封装槽(3)分别用于封装一路所述量子芯片测试线路(1),各所述量子芯片测试线路(1)沿对应的所述封装槽(3)的长度方向布置,且各所述封装槽(3)的槽口处均嵌装有用于密封该所述封装槽(3)的盖板(5)。
2.根据权利要求1所述的量子芯片测试线路集成装置,其特征在于,所述量子芯片测试线路包括:
功能电路(12),集成设置在所述PCB板(11)上;
元器件,通过设置在所述PCB板(11)上的焊盘(14)集成设置在所述PCB板(11)上;
所述功能电路(12)和所述元器件通过设置在所述PCB板(11)上的微带连接线(13)电连接。
3.根据权利要求2所述的量子芯片测试线路集成装置,其特征在于,所述功能电路(12)为带通滤波器时,所述功能电路(12)包括:
沿所述PCB板(11)的长度方向依次倾斜设置的耦合传输线(121),其中,第2N条耦合传输线(121)和第2N-1条耦合传输线(121)平行耦合,第2N条耦合传输线(121)和第2N+1条耦合传输线(121)首尾连接;N为≥1的正整数。
4.根据权利要求3所述的量子芯片测试线路集成装置,其特征在于,各所述耦合传输线(121)整体呈中心对称排布。
5.根据权利要求3所述的量子芯片测试线路集成装置,其特征在于,所述功能电路(12)为带通滤波器时,所述功能电路(12)还包括:
输入馈线,设置在所述PCB板(11)长度方向的一端,连接排布在所述PCB板(11)长度方向一端部的一所述耦合传输线(121)的端部;
输出馈线,设置在所述PCB板(11)长度方向的另一端,连接排布在所述PCB板(11)长度方向另一端部的一所述耦合传输线(121)的端部。
6.根据权利要求5所述的量子芯片测试线路集成装置,其特征在于,所述功能电路(12)为带通滤波器时,所述功能电路(12)还包括:
低通滤波部,用于低通滤波,设置在所述PCB板(11)上布置所述输出馈线的一端,并连接所述输出馈线。
7.根据权利要求6所述的量子芯片测试线路集成装置,其特征在于,所述低通滤波部包括多条微带线(122);
各所述微带线(122)沿所述PCB板(11)的长度方向依次设置在所述PCB板(11)上,并依次首尾连接。
8.根据权利要求1所述的量子芯片测试线路集成装置,其特征在于,所述量子芯片测试线路(1)集成装置还包括:
设置在所述封装体(2)的两相对侧,分别连接各路所述量子芯片测试线路(1)两端的连接器(4)。
9.根据权利要求1所述的量子芯片测试线路集成装置,其特征在于,所述封装体(2)的与所述封装槽(3)的槽口相对的侧面上设置有散热器安装孔(6)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥本源量子计算科技有限责任公司,未经合肥本源量子计算科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201920467143.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种无线采样传感器及电路信号监控系统
- 下一篇:一种量子芯片测试装置