[发明专利]一种兼容分时连接CPU和Tri mode卡的背板及实现方法在审
申请号: | 201911415246.4 | 申请日: | 2019-12-31 |
公开(公告)号: | CN111221390A | 公开(公告)日: | 2020-06-02 |
发明(设计)人: | 唐传贞 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F1/18 | 分类号: | G06F1/18;G06F13/40 |
代理公司: | 济南舜源专利事务所有限公司 37205 | 代理人: | 张亮 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 兼容 分时 连接 cpu tri mode 背板 实现 方法 | ||
本发明提供一种兼容分时连接CPU和Tri mode卡的背板及实现方法,支持tri mode卡和支持主板CPU直连可编程逻辑器,可编程逻辑器上增加一位拨码开关,拨码开关信号连接到可编程逻辑器。CPLD代码开发时通过此拨码开关识别是tri mode卡直连还是CPU直连。拨码开关连接CPLD的GPIO管脚,可以通知此GPIO管脚为高还是低。通过不同的高低电平CPLD识别为CPU直连还是tri mode卡直连,无需设计两款背板,减少了开发工作量和人力成本。针对前端客服维护,当客户更改配置时,无需更换背板,增加了产品可维护性。针对前端客服维护,当客户更改配置时,无需更换背板,增加了产品可维护性。
技术领域
本发明涉及服务器技术领域,尤其涉及一种兼容分时连接CPU和Tri mode卡的背板及实现方法。
背景技术
随着云计算持续发展,各大互联网运营商对服务器产品配置要求越来越多,服务器产品中硬盘配置必不可少。有些运营商希望通过服务器内主板上的CPU连接背板,背板上连接NVME硬盘。有些运营商希望通过tri mode卡连接背板,背板上连接NVME硬盘。CPU连接背板与tri mode卡连接背板的区别在于:当CPU连接背板时,每个CPU的PCIE通道数可以支持连接10个以上的NVME硬盘(四个PCIE通道连接一个NVME硬盘),一个CPU支持一个VPP通道,一个VPP通道中携带的点灯信号包含了此CPU连接的所有硬盘。所有这些硬盘的点灯信息由CPU的一个VPP通路通知到背板上的CPLD进行信号解析。CPU连接的连接器中需要有VPP地址,用来区分具体是CPU的哪个PCIE端口与背板连接。tri mode卡,是每个PCIE端口连接器含有一个类似VPP的I2C信号,每个I2C与每个硬盘对应,无需地址区分不同的PCIE端口。针对tri mode卡连接背板和主板CPU连接背板的不同连接情况,以往我们设计背板需要设计两块不同背板分别搭配。需要投入双倍的开发人力和成本,还要维护两个不同的背板,增加维护成本。
现有技术灵活性较低,需要维护两款不同的背板,一是增加了背板开发数量,投入更多开发人力和成本。二是在前端客户现场进行改配时需要更换不同的背板,增加了维护成本。
发明内容
为了克服上述现有技术中的不足,本发明提供一种兼容分时连接CPU和Tri mode卡的背板,包括:可编程逻辑器,硬盘接口,连接组件以及状态获取模块;连接组件设有连接器;
可编程逻辑器分别与硬盘接口,连接器以及状态获取模块连接;
可编程逻辑器通过状态获取模块的状态信息获取连接组件当前的连接信息;
可编程逻辑器获取状态获取模块为第一逻辑信息时,确认为连接器连接第一模块;第一模块与硬盘接口连接;
可编程逻辑器获取状态获取模块为第二逻辑信息时,确认为连接器连接第二模块,第二模块与硬盘接口连接。
进一步需要说明的是,第一模块为CPU;
连接组件还设有VPP连接器;
连接器与CPU的数据输出端连接;
VPP连接器与CPU的VPP端连接;
可编程逻辑器获取状态获取模块为第一逻辑信息时,确认为CPU通过连接器和与硬盘接口连接存储器。
进一步需要说明的是,第二模块为tri mode卡;
连接器与tri mode卡连接;
可编程逻辑器获取状态获取模块为第二逻辑信息时,确认为tri mode卡通过连接器和与硬盘接口连接存储器。
本发明还提供一种兼容分时连接CPU和Tri mode卡的实现方法,方法包括:
可编程逻辑器获取状态获取模块的逻辑信息;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911415246.4/2.html,转载请声明来源钻瓜专利网。