[发明专利]基于FPGA的不同时间同步信号自选择输入装置在审
申请号: | 201911390768.3 | 申请日: | 2019-12-30 |
公开(公告)号: | CN110944019A | 公开(公告)日: | 2020-03-31 |
发明(设计)人: | 陈建平;吴龟灵;胡亮 | 申请(专利权)人: | 嘉兴泰传光电有限公司 |
主分类号: | H04L29/06 | 分类号: | H04L29/06 |
代理公司: | 上海恒慧知识产权代理事务所(特殊普通合伙) 31317 | 代理人: | 张宁展 |
地址: | 314200 浙江省嘉兴市平*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 不同 时间 同步 信号 选择 输入 装置 | ||
一种基于FPGA的不同时间同步信号自选择输入装置,在同一块板卡上设置包括FPGA主处理模块、IRIG‑B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块和上位机通讯模块。本发明可以提供多种输入信号在同一块板卡(整机)上,用户可以通过上位机设置所需输入信号或者按优先级将这些信号排序,实现按实际应用场合灵活选择不同输入源的功能。
技术领域
本发明涉及时间同步设备,特别是一种基于FPGA的不同时间同步信号自选择输入装置。
背景技术
目前市场上时间同步设备一般都有多种输入信号格式,如:IRIG-B码,GNSS模块及上级服务器输出的TOD信号,E1信号等。很多厂家将不同输入信号做成不同板卡,用户需要哪种输入信号就采购相应板卡,这有可能给用户选型带来困扰,另在有没在预期应用环境中出现的信号格式时,也会带来极大的不方便。
发明内容
本发明提供一种基于FPGA的不同时间同步信号自选择输入装置,该装置使用户可以根据上位机设置所需输入信号或者按优先级将这些信号排序的方法来实现按实际应用场合灵活选择不同输入源的功能。
本发明的技术解决方案如下:
一种基于FPGA的不同时间同步信号自选择输入装置,其特点在于,在同一块板卡上设置包括FPGA主处理模块、IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块和上位机通讯模块,所述的IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块和上位机通讯模块分别与FPGA主处理模块相连,所述的FPGA主处理模块接受上位机通讯模块对输入模式选择和优先级的设置,所述的IRIG-B码时间信号输入模块、E1码时间信号输入模块、上级服务器TOD时间信号输入模块,GNSS时间信号输入模块、PTP时间信号输入模块、NTP时间信号输入模块分别接收对应外部时间信号并输入所述的FPGA主处理模块,所述的FPGA主处理模块将各模块输入的时间信息解码后,进行排序处理,存入到相应的寄存器中。
所述IRIG-B码时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。
所述E1码时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。
所述上级服务器TOD时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。
所述GNSS时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。
所述PTP时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。
所述NTP时间信号输入模块将信号调理成所述的FPGA主处理模块能接受的信号电平。
所述FPGA主处理模块将多种输入信号进行解码,并将解码后的时间等信息存入到相应的寄存器。
所述上位机通讯模块与所述的FPGA主处理模块连接,实现对输入模式选择和优先级的设置。
本发明的技术效果如下:
市场上很多厂家将不同输入信号做成不同板卡,用户需要哪种输入信号就采购相应板卡,这有可能给用户前期选型带来困扰,另外,如果在实际应用中出现没在预期内的信号格式时,设备将不能使用,给用户带来极大的不方便。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于嘉兴泰传光电有限公司,未经嘉兴泰传光电有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911390768.3/2.html,转载请声明来源钻瓜专利网。