[发明专利]一种基于FPGA的图像缩小方法在审

专利信息
申请号: 201911355354.7 申请日: 2019-12-25
公开(公告)号: CN111127323A 公开(公告)日: 2020-05-08
发明(设计)人: 朱翠林;叶晓峰 申请(专利权)人: 苏州瑞特纳电子科技有限公司
主分类号: G06T3/40 分类号: G06T3/40;G06T1/20
代理公司: 江苏银创律师事务所 32242 代理人: 张浩
地址: 215021 江苏省苏州市苏州工业园*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 fpga 图像 缩小 方法
【权利要求书】:

1.一种基于FPGA的图像缩小方法,其特征在于,包括以下步骤:

S01,定义一个步长step,所述步长step用于控制输入图像缩小的倍数,所述步长step=n.m,其中n表示步长的整数部分,m表示步长的小数部分;

S02,设置一个加法器,定义所述加法器的和的最大值是S;

S03,设置一个存储器,用于存储某一行的图像数据;对于任意一行图像数据,从存储器中读出相邻两个像素的值,并且定义该两个像素为前一个像素值O(a,b)和后一个像素值O(a,b+1),其中,a、b分别表示像素的行、列;

每个时钟周期,从存储器中读出一个像素,并且更新前一个像素值和后一个像素值;

定义地址计数器A,在每行数据的开始,地址计数器A=0;每当从存储器中读出像素时,地址计数器A在每个时钟周期加1;

在每行图像的起点,加法器的和S变为0;当满足地址计数器A大于加法器和最大值S时,加法器数值加上步长step;并输出图像像素;直到这一行图像采样结束;

S04,定义前一个像素值O(a,b)亮度值为x,后一个像素值O(a,b+1)的亮度为y,当前加法器小数部分的值为M;则输出图像的亮度值Z通过公式(1)确定:

Z=x(1-M)+yM (1)。

2.根据权利要求1所述的一种基于FPGA的图像缩小方法,其特征在于,每个像素有红绿蓝三个颜色分量,图像缩小处理时,对三个颜色分量分别处理。

3.根据权利要求1所述的一种基于FPGA的图像缩小方法,其特征在于,所述步长step等于输入图像缩小的倍数。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州瑞特纳电子科技有限公司,未经苏州瑞特纳电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201911355354.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top