[发明专利]沟槽型MOSFET结构及其制造方法在审
申请号: | 201911156668.4 | 申请日: | 2019-11-22 |
公开(公告)号: | CN110896026A | 公开(公告)日: | 2020-03-20 |
发明(设计)人: | 王加坤;吴兵 | 申请(专利权)人: | 矽力杰半导体技术(杭州)有限公司 |
主分类号: | H01L21/28 | 分类号: | H01L21/28;H01L21/336;H01L29/423;H01L29/78 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 310051 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 沟槽 mosfet 结构 及其 制造 方法 | ||
1.一种制造沟槽MOSFET的方法,包括:
在半导体基底中形成从上表面延伸至其内部的沟槽;
形成覆盖所述沟槽的侧壁、所述沟槽的底部以及所述半导体基底的上表面的第一绝缘层;
在所述沟槽中形成覆盖所述沟槽的底部和下部侧壁的屏蔽导体,所述第一绝缘层将所述屏蔽导体与所述半导体基底隔开;
形成覆盖所述屏蔽导体顶部的第二绝缘层,所述第一绝缘层将所述第二绝缘层与所述半导体基底隔开,所述第一绝缘层和所述第二绝缘层共形形成介质层;
去除位于所述半导体基底的上表面的介质层和位于所述沟槽上部侧壁的介质层,使得保留的所述介质层的上表面高于所述屏蔽导体的上表面;
在所述沟槽的上部形成栅介质层和栅极导体,所述栅介质层位于所述沟槽的上部侧壁,且将所述栅极导体与所述半导体基底隔开;
形成体区、源区以及漏极电极。
2.根据权利要求1所述的方法,其中,去除所述半导体基底的上表面的介质层和位于所述沟槽上部侧壁的介质层的步骤包括:
在所述沟槽的上部填充硬掩膜,
采用所述硬掩膜,刻蚀去除位于所述沟槽上部侧壁以及所述半导体基底的上表面的介质层;以及
去除所述硬掩膜,
其中,保留的所述介质层位于所述屏蔽导体上的部分为极间电介质,以屏蔽所述栅极导体与所述屏蔽导体。
3.根据权利要求2所述的方法,其中,所述填充所述硬掩膜的步骤包括:
沉积硬掩膜,所述硬掩膜包括位于所述沟槽内的第一部分和位于所述半导体基底上表面上的第二部分;
采用回刻蚀或化学机械平面化去除所述硬掩膜的第二部分,以暴露所述介质层的顶端。
4.根据权利要求2所述的方法,其中,在去除所述硬掩膜的步骤之后还包括采用酸性溶液去除部分所述极间电介质,使得所述极间电介质的上表面光滑。
5.根据权利要求2所述的方法,其中,所述硬掩膜为与所述介质层有高选择比的物质。
6.根据权利要求2所述的方法,其中,所述硬掩膜为光刻胶,硅或多晶硅中的一种。
7.根据权利要求1所述的方法,其中,所述第二绝缘层为采用热氧化形成的氧化层。
8.根据权利要求3所述的方法,其中,所述回刻蚀为干法刻蚀。
9.根据权利要求1所述的方法,其中,所述第一绝缘层为采用热氧化或低压化学气相沉积形成的氧化层。
10.根据权利要求1所述的方法,其中,所述栅介质层为采用热氧化形成的氧化层。
11.根据权利要求1所述的方法,其中,所述屏蔽导体和所述栅极导体分别为采用低压化学气相沉积形成的多晶硅层。
12.根据权利要求1所述的方法,其中,
所述体区在所述半导体基底邻近所述沟槽的上部区域中形成,为第二掺杂类型,其中所述第二掺杂类型与所述第一掺杂类型相反;
所述源区在所述体区中形成,为所述第一掺杂类型;
所述漏极电极在所述半导体衬底的第二表面形成,所述第二表面与所述上表面彼此相对。
13.根据权利要求12所述的方法,在形成所述源区之后,还包括:
在所述源区上方形成层间介质层;
在层间介质层上方形成源极电极。
14.根据权利要求13所述的方法,在形成所述源极电极之前,还包括:
在所述体区中形成第二掺杂类型的体接触区;
穿透所述层间介质层以及源区到达所述体接触区的导电通道,所述源极电极经由所述导电通道连接至所述体接触区。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于矽力杰半导体技术(杭州)有限公司,未经矽力杰半导体技术(杭州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911156668.4/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造