[发明专利]一种低速IO设备控制器的设计方法和结构有效
申请号: | 201911100654.0 | 申请日: | 2019-11-12 |
公开(公告)号: | CN110825667B | 公开(公告)日: | 2022-03-11 |
发明(设计)人: | 胡权;刘艳丽;张璐;郭御风;张明;马卓;谭绪祥;吴欢欢;孙海洋;刘宇生;田雅芳;胡乔乔 | 申请(专利权)人: | 飞腾信息技术有限公司 |
主分类号: | G06F13/12 | 分类号: | G06F13/12 |
代理公司: | 长沙轩荣专利代理有限公司 43235 | 代理人: | 丛诗洋 |
地址: | 300450 天津市滨海新*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 低速 io 设备 控制器 设计 方法 结构 | ||
1.一种低速IO设备控制器的设计方法,低速IO设备控制器的设计结构包括控制器模块、寄存器、可编程逻辑模块、状态机和缓存区,通过向所述可编程逻辑模块中写入不同值进行查找,实现不同低速IO设备功能的所述状态机的跳转和信号输出的控制,所述缓存区用来存放缓存的数据;
低速IO设备控制器的设计方法,包括:
将多个引脚数目接近,接口时序逻辑类似的低速IO设备控制器整合为控制器模块,所述控制器模块只控制一组引脚信息,且同一时刻只有一组控制逻辑对所述引脚的操作有效果,所述控制器 模块的多个低速IO设备控制器分时复用所述引脚;
通过系统内部总线配置寄存器,控制所述控制器模块的配置参数,进而控制低速IO设备的具体工作模式。
2.根据权利要求1所述的低速IO设备控制器的设计方法,其特征在于:增加了可编程逻辑模块,实现在不同模式时,通过查找可编程逻辑模块,获知当前模式下,内部状态机的跳转方式以及接口信号发送与接收的时序行为方式,从而实现所述低速IO设备的具体工作模式。
3.根据权利要求1所述的低速IO设备控制器的设计方法,其特征在于:所述控制器模块的多个低速IO设备控制器之间实现部分寄存器和内部缓存空间的共用。
4.根据权利要求1所述的低速IO设备控制器的设计方法,其特征在于:当系统需要实现某一控制器的功能,则通过系统内部总线配置模式相关的寄存器,将所述控制器模块配置为具有该控制器特性的一组参数。
5.根据权利要求1所述的低速IO设备控制器的设计方法,其特征在于:所述控制器模块的多个低速IO设备控制器整合在一起复用对外的接口信号,同一时刻只有一个控制器来操作某一接口信号。
6.根据权利要求1所述低速IO设备控制器的设计方法,其特征在于:使用不同的逻辑来控制所述引脚,当需要其它功能的时候,通过寄存器配置和可编程逻辑模块的查找表,控制对外输出引脚的时序行为,以达到所述控制器 模块的多个低速IO设备控制器分时复用所述引脚。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞腾信息技术有限公司,未经飞腾信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911100654.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种异步数据传输方法和结构
- 下一篇:一种高导热金属基板