[发明专利]延迟控制电路及具有该延迟控制电路的存储器装置在审
| 申请号: | 201911087115.8 | 申请日: | 2019-11-08 |
| 公开(公告)号: | CN111798893A | 公开(公告)日: | 2020-10-20 |
| 发明(设计)人: | 金东铉;孙琯琇;黄珍夏 | 申请(专利权)人: | 爱思开海力士有限公司 |
| 主分类号: | G11C7/22 | 分类号: | G11C7/22 |
| 代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 刘久亮;黄纶伟 |
| 地址: | 韩国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 延迟 控制电路 具有 存储器 装置 | ||
1.一种延迟控制电路,该延迟控制电路包括:
延迟信号发生器,该延迟信号发生器被配置为通过响应于延迟控制信号而延迟输入信号来生成输出信号;
延迟信息生成器,该延迟信息生成器被配置为生成指示所述输入信号与所述输出信号之间的输出延迟的延迟信息;以及
延迟控制信号发生器,该延迟控制信号发生器被配置为基于指示所述输入信号和所述输出信号之间的目标延迟的目标延迟信息与基于所述延迟信息之间的比较结果:
生成用于控制所述输出延迟的所述延迟控制信号;以及
响应于所述延迟控制信号而将所述输出延迟固定为所述目标延迟。
2.根据权利要求1所述的延迟控制电路,其中,所述延迟控制信号发生器还被配置为将所述输入信号和所述输出信号之间的初始延迟设置为所述目标延迟,其中,所述初始延迟是初始输入到所述延迟信号发生器的所述输入信号与从所述延迟信号发生器初始输出的所述输出信号之间的输出延迟。
3.根据权利要求1所述的延迟控制电路,其中,所述延迟控制信号发生器还被配置为将预设延迟设置为所述目标延迟。
4.根据权利要求1所述的延迟控制电路,其中,所述延迟信号发生器包括:
数字延迟控制电路,该数字延迟控制电路被配置为通过响应于所述延迟控制信号而延迟所述输入信号来生成延迟信号,其中,所述延迟控制信号包括数字码;以及
时钟分配电路,该时钟分配电路被配置为通过分配所述延迟信号来输出所述输出信号。
5.根据权利要求1所述的延迟控制电路,其中,所述延迟信息生成器包括:
延迟检测器,该延迟检测器被配置为检测所述输出延迟并基于所述输出延迟生成延迟检测信号,其中,所述输出延迟为模拟信号;以及
信号转换器,该信号转换器被配置为将所述延迟检测信号转换为数字信号并输出所述数字信号作为所述延迟信息。
6.根据权利要求5所述的延迟控制电路,其中,所述延迟检测器还被配置为生成与所述输出延迟成比例的电压作为所述延迟检测信号。
7.根据权利要求5所述的延迟控制电路,其中,
所述延迟检测器还被配置为生成与所述输出延迟成比例的脉冲,作为所述延迟检测信号,并且
所述信号转换器还被配置为对通过对所述脉冲进行采样而获得的数据进行编码,并输出经编码的数据作为所述延迟信息。
8.根据权利要求1所述的延迟控制电路,其中,所述延迟控制信号发生器包括:
第一寄存器,该第一寄存器被配置为存储所述目标延迟信息;
第二寄存器,该第二寄存器被配置为存储所述延迟信息;
比较器,该比较器被配置为生成所述目标延迟信息和所述延迟信息之间的比较结果;以及
延迟码生成器,该延迟码生成器被配置为使用所述比较结果和先前的延迟码来生成延迟码,并输出该延迟码作为所述延迟控制信号。
9.根据权利要求8所述的延迟控制电路,其中,
所述第一寄存器被配置为响应于第一使能信号而存储所述目标延迟信息,并且
所述第二寄存器被配置为响应于通过使所述第一使能信号反相而生成的第二使能信号而存储所述延迟信息。
10.根据权利要求8所述的延迟控制电路,其中,所述比较器还被配置为生成所述目标延迟信息和所述延迟信息之间的差的幅值信息和符号信息。
11.根据权利要求10所述的延迟控制电路,其中,所述延迟码生成器包括:
第三寄存器,该第三寄存器被配置为存储所述先前的延迟码;
第四寄存器,该第四寄存器被配置为存储所述延迟码;以及
计算器,该计算器被配置为使用所述幅值信息和所述符号信息,基于所述先前的延迟码来生成所述延迟码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911087115.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有屏蔽互连器的图像传感器
- 下一篇:一种基于机械臂的爬壁喷涂装置





