[发明专利]一种信号沿检测延时电路、电器及信号沿检测延时装置有效
申请号: | 201911072877.0 | 申请日: | 2019-11-05 |
公开(公告)号: | CN112769430B | 公开(公告)日: | 2023-03-14 |
发明(设计)人: | 柳婧;王文情;罗硕;陈刚 | 申请(专利权)人: | 比亚迪半导体股份有限公司 |
主分类号: | H03K21/40 | 分类号: | H03K21/40;G05F1/56 |
代理公司: | 深圳众鼎专利商标代理事务所(普通合伙) 44325 | 代理人: | 姚章国 |
地址: | 518119 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 信号 检测 延时 电路 电器 装置 | ||
1.一种信号沿检测延时电路,其特征在于,所述信号沿检测延时电路包括顺次连接的沿触发单元、沿延时单元和波形处理单元;
所述沿触发单元,用于对输入数字信号的上升沿和下降沿分别触发以生成沿信号;所述沿延时单元,用于对所述沿信号进行相同延时;所述波形处理单元,用于将经过延时的所述沿信号整合为新的数字信号并输出;
所述沿延时单元包括第一非门、施密特触发器、电容、电流源、第一MOS管和第二MOS管;其中,所述第一MOS管和所述电流源连接;
所述第一MOS管和所述电流源连接,具体包括:
所述第一MOS管的源极连接所述电流源,所述第一MOS管的漏极和所述第二MOS管的漏极连接,所述第一MOS管的栅极和所述第二MOS管的栅极连接,以及所述第二MOS管的源极接地;
MOS管的栅极与所述沿触发单元的输出端连接,所述MOS管的漏极与所述电容的第一端连接,所述电容的第二端接地,所述MOS管包括所述第一MOS管和所述第二MOS管;
所述电容的第一端和所述施密特触发器的输入端连接,所述施密特触发器的输出端与所述第一非门的输入端连接,所述第一非门的输出端连接所述波形处理单元的输入端。
2.根据权利要求1所述的信号沿检测延时电路,其特征在于,所述沿触发单元和所述波形处理单元反馈连接。
3.根据权利要求2所述的信号沿检测延时电路,其特征在于,所述沿触发单元包括第一与非门、第二与非门、第一或非门、第二或非门、第三或非门和第二非门;
其中,所述第一与非门的第一输入端用于输入所述数字信号,所述第一与非门的第二输入端用于输入使能信号,并与所述第二非门的输入端连接,所述第一与非门的输出端分别连接所述第一或非门的第一输入端、所述第二与非门的第一输入端和所述波形处理单元中第四或非门的第一输入端,
所述第一或非门的第二输入端和所述第二与非门的第二输入端连接,所述第一或非门的输出端连接所述第二或非门的第一输入端,所述第二与非门的输出端连接所述第三或非门的第一输入端,
所述第三或非门的第二输入端连接所述第二非门的输出端,所述第三或非门的输出端连接所述第二或非门的第二输入端,所述第二或非门的输出端连接所述沿延时单元的输入端。
4.根据权利要求3所述的信号沿检测延时电路,其特征在于,所述波形处理单元包括第三与非门、第四与非门、第三非门、所述第四或非门和RS触发器;
其中,所述沿延时单元的输出端分别连接所述第三与非门的第一输入端和所述第三非门的输入端,所述第三与非门的第二输入端连接所述第四或非门的第一输入端,所述第三与非门的输出端连接所述第四与非门的第一输入端,所述第四与非门的第二输入端用于输入使能信号,所述第三非门的输出端连接所述第四或非门的第二输入端;
所述第四或非门的输出端连接所述RS触发器的S端,所述第四与非门连接所述RS触发器的R端,所述RS触发器的输出端连接所述沿触发单元中所述第二与非门的第二输入端。
5.一种电器,其特征在于,包括如权利要求1-4任意一项所述的信号沿检测延时电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于比亚迪半导体股份有限公司,未经比亚迪半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911072877.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:存储控制器以及测试数据产生方法
- 下一篇:光处理投影机