[发明专利]一种VPX高性能数字信号处理板有效
申请号: | 201911070910.6 | 申请日: | 2019-11-05 |
公开(公告)号: | CN110908946B | 公开(公告)日: | 2021-01-15 |
发明(设计)人: | 张雄奎;谢民;范佳萌;陶殿卿 | 申请(专利权)人: | 北京理工大学 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 北京理工大学专利中心 11120 | 代理人: | 田亚琪;刘芳 |
地址: | 100081 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 vpx 性能 数字信号 处理 | ||
本发明公开了一种VPX高性能数字信号处理板,包括4片DSP、32片DDR3 SDRAM、4片Flash芯片、1片SRIO Switch、1片GBE Swtich、2片GBE PHY芯片、1片PCIE Switch、1片FPGA、1片MCU ARM芯片以及对外的物理接口;本发明能够实现高速数据处理、大容量高速数据缓存和高速数据交换等功能。
技术领域
本发明属于信号处理的技术领域,具体涉及一种VPX高性能数字信号处理板。
背景技术
VPX高性能数字信号处理板卡主要应用于宽带雷达信号处理、宽带雷信号模拟和宽带信号侦查分析等场合。随着雷达信号带宽的不断增长、处理算法的日益复杂以及工作模式的多样化,对信号处理能力、数据传输能力和数据缓存能力的要求不断提高;机载、舰载等恶劣工作环境对数字信号处理板卡的集成度、可靠性和环境适应性提出了更高要求。VPX结构可提高板卡的抗震性;VPX背板采用高性能高速串行连机器,可提高板卡的对外接口能力;VPX规范为单板提供了更大容量的电流,可支撑板卡集成更多信号处理。因此有必要研制一款VPX高性能数字信号处理板卡。
发明内容
有鉴于此,本发明提供了一种VPX高性能数字信号处理板,能够实现高速数据处理、大容量高速数据缓存和高速数据交换等功能。
实现本发明的技术方案如下:
一种VPX高性能数字信号处理板,包括4片DSP、32片DDR3 SDDRAM、4片Flash芯片、1片SRIO Switch、1片GBE Swtich、2片GBE PHY芯片、1片PCIE Switch、1片FPGA、1片MCU ARM芯片以及对外的物理接口;
其中,2片GBE PHY芯片分别为:GBE PHY芯片I和GBE PHY芯片II;
每片DSP外挂8片DDR3 SDRAM实现大容量数据的高速缓存;每片DSP外挂一片Flash芯片实现DSP程序的存储;4片DSP分为两组,组内通过Hyperlink互联;每片DSP有两个SGMII接口,其中一个通过GBE PHY芯片I输出,另外一个连接到GBE Swtich;每片DSP具有一个PCIE接口,分别与PCIE Switch互联;每片DSP具有1个SRIO接口,分别与SRIO Switch互联;GBE Swtich除与4片DSP互联外,通过SGMII接口与FPGA互联,通过1000BASE-X接口与VPX连接器P4互联,通过SGMII接口与GBE PHY芯片II互联,GBE PHY芯片II通过1000BASE-T接口与VPX连接器P4互联;PCIE Switch除与4片DSP互联外,通过PCIE接口与FPGA互联,通过PCIE接口与VPX连接器P4互联;SRIO Switch除与4片DSP互联外,通过SRIO接口与FPGA互联,通过SRIO接口分别与VPX连接器P1和VPX连接器P2互联;FPGA通过MGT接口与VPX连接器P2互联,通过SPI差分接口分别与VPX连接器P3和VPX连接器P5互联;MCU ARM与VPX连接器P0互联,实现IPMI管理总线。
有益效果:
本发明能够实现高速数据处理、大容量高速数据缓存和高速数据交换等功能。
附图说明
图1为本发明的数字信号处理板示意图。
具体实施方式
下面结合附图并举实施例,对本发明进行详细描述。
本发明使用DSP、FPGA、SRIO交换芯片、PCIE交换芯片、GBE交换芯片、大容量DDR3SDRAM等来构建一款VPX高性能数字信号处理板卡,实现高速数据处理、大容量高速数据缓存和高速数据交换等功能。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京理工大学,未经北京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911070910.6/2.html,转载请声明来源钻瓜专利网。