[发明专利]一种片上系统以及存储器有效
| 申请号: | 201910984051.5 | 申请日: | 2019-10-16 |
| 公开(公告)号: | CN110806997B | 公开(公告)日: | 2021-03-26 |
| 发明(设计)人: | 崔明章;宋宁;刘锴;李秦飞;马得尧;杜金凤;王宁 | 申请(专利权)人: | 广东高云半导体科技股份有限公司 |
| 主分类号: | G06F15/78 | 分类号: | G06F15/78 |
| 代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 李庆波 |
| 地址: | 510000 广东省广*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 一种 系统 以及 存储器 | ||
1.一种片上系统,其特征在于,所述片上系统包括处理器和存储器,所述存储器连接所述处理器的系统总线,所述存储器基于FPGA的逻辑资源实现,所述存储器包括:
系统总线接口,连接所述系统总线;
多个功能接口模块,用于对数据和指令进行存储;其中,所述系统总线接口用于将所述处理器通过所述系统总线发送的存储地址信号映射成对应的所述功能接口模块映射的寄存器地址信号;
控制器,包括控制模块和多个寄存器组,所述控制模块连接所述系统总线接口,所述多个寄存器组连接所述控制模块,并分别与所述多个功能接口模块一一对应连接,所述控制模块用于根据所述寄存器地址信号对相应的寄存器组进行操作,以对相应的所述功能接口模块进行读操作或者写操作。
2.根据权利要求1所述的片上系统,其特征在于,
所述系统总线接口根据所述控制器中的寄存器的地址深度,以及所述多个功能接口模块中的存储容量分配情况,对所述处理器的存储地址空间进行地址分段,并在所述地址分段与所述寄存器的寄存器地址之间形成映射关系,并进一步通过所述系统总线将所述映射关系发送至所述处理器,以使得所述处理器能够根据所述映射关系产生所述存储地址信号。
3.根据权利要求2所述的片上系统,其特征在于,
所述系统总线接口包括:
地址译码器,连接所述系统总线,用于将所述处理器通过所述系统总线发送的存储地址信号映射成对应的所述功能接口模块映射的寄存器地址信号,进一步发送至所述控制器;
片选选择器,连接所述系统总线,用于根据所述处理器通过所述系统总线发送的片选信号,并将所述片选信号发送给所述控制器,以使所述控制器根据所述片选信号选中对应的所述功能接口模块并建立连接,以进行数据信号的传输;
数据通道,连接所述系统总线和所述控制器。
4.根据权利要求3所述的片上系统,其特征在于,
所述地址译码器进一步连接所述片选选择器,所述地址译码器在将所述存储地址信号成功映射成所述寄存器地址信号之后进一步产生读写使能信号,并发送至所述片选选择器,进而由所述片选选择器通过所述控制器转发至所述选中的所述功能接口模块。
5.根据权利要求1所述的片上系统,其特征在于,
每个所述寄存器组分别包括控制寄存器、状态寄存器、读数据寄存器和写数据寄存器。
6.根据权利要求1所述的片上系统,其特征在于,
所述功能接口模块包括:
存储器接口,连接所述控制器,用于与所述控制器和所述系统总线接口进行数据通信;
存储器功能模块,连接所述存储器接口,用于对数据进行存储;
其中,所述存储器接口包括时钟端口、复位端口、控制端口、状态端口、读数据端口和写数据端口。
7.根据权利要求1所述的片上系统,其特征在于,
所述存储器为随机存储器。
8.一种存储器,其特征在于,所述存储器基于FPGA的逻辑资源实现,所述FPGA通过处理器的系统总线连接至所述处理器,所述存储器包括:
系统总线接口,连接所述系统总线;
多个功能接口模块,用于对数据和指令进行存储;其中,所述系统总线接口用于将所述处理器通过所述系统总线发送的存储地址信号映射成对应的所述功能接口模块映射的寄存器地址信号;
控制器,包括控制模块和多个寄存器组,所述控制模块连接所述系统总线接口,所述多个寄存器组连接所述控制器,并分别与所述多个功能接口模块一一对应连接,所述控制模块用于根据所述寄存器地址信号对相应的寄存器组进行操作,以对相应的所述功能接口模块进行读操作或者写操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东高云半导体科技股份有限公司,未经广东高云半导体科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910984051.5/1.html,转载请声明来源钻瓜专利网。





