[发明专利]半导体存储器的形成方法在审
| 申请号: | 201910814275.1 | 申请日: | 2019-08-30 |
| 公开(公告)号: | CN112447603A | 公开(公告)日: | 2021-03-05 |
| 发明(设计)人: | 刘欣然 | 申请(专利权)人: | 长鑫存储技术有限公司 |
| 主分类号: | H01L21/8242 | 分类号: | H01L21/8242 |
| 代理公司: | 上海盈盛知识产权代理事务所(普通合伙) 31294 | 代理人: | 孙佳胤;陈丽丽 |
| 地址: | 230001 安徽省合肥市蜀山*** | 国省代码: | 安徽;34 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 半导体 存储器 形成 方法 | ||
本发明涉及半导体制造技术领域,尤其涉及一种半导体存储器的形成方法。所述半导体存储器的形成方法包括如下步骤:形成第一刻蚀图形于基底表面,所述第一刻蚀图形包括第一掩膜层、第二掩膜层和沿第一方向延伸的第一沟槽;回填所述第一沟槽;去除所述第二掩膜层,形成第一掩膜结构;形成第二刻蚀图形于所述第一掩膜结构表面,所述第二刻蚀图形包括第三掩膜层、第四掩膜层和沿第二方向延伸的第二沟槽,所述第一方向与所述第二方向相交;回填所述第二沟槽;去除所述第四掩膜层,形成第二掩膜结构;以所述第一掩膜结构和所述第二掩膜结构共同作为掩膜图形蚀刻所述基底,形成多个孔径相同的电容孔。本发明提高了半导体存储器中电容孔孔径的均匀性。
技术领域
本发明涉及半导体制造技术领域,尤其涉及一种半导体存储器的形成方法。
背景技术
动态随机存储器(Dynamic Random Access Memory,DRAM)是计算机等电子设备中常用的半导体装置,其由多个存储单元构成,每个存储单元通常包括晶体管和电容器。所述晶体管的栅极与字线电连接、源极与位线电连接、漏极与电容器电连接,字线上的字线电压能够控制晶体管的开启和关闭,从而通过位线能够读取存储在电容器中的数据信息,或者将数据信息写入到电容器中。
随着半导体技术的快速发展,半导体工艺尺寸变得越来越小,工艺控制难度相应也就越来越大。由于目前光刻技术的局限,动态随机存储器的电容孔径需要通过间距倍增(Pitch Double Pattern)技术来定义。这种技术是通过刻蚀和扩散等方法来对特征尺寸(Critical Dimension,CD)进一步缩减。但是由于刻蚀过程中刻蚀选择比的限制,第一电容孔图形(CORE)和第二电容孔图形(GAP)会存在差异,这种微小的差异会导致最终形成的电容孔的孔径不同,从而影响动态随机存储器的性能。
因此,如何提高电容孔孔径的均匀性,改善半导体存储器的性能,是目前亟待解决的技术问题。
发明内容
本发明提供一种半导体存储器的形成方法,用于解决现有的半导体存储器中电容孔的孔径均匀性较差的问题,以改善半导体存储器的性能。
为了解决上述问题,本发明提供了一种半导体存储器的形成方法,包括如下步骤:
提供一基底;
形成第一刻蚀图形于基底表面,所述第一刻蚀图形包括第一掩膜层、位于所述第一掩膜层表面的第二掩膜层、以及沿第一方向延伸并贯穿所述第一掩膜层和所述第二掩膜层的第一沟槽;
回填所述第一沟槽;
去除所述第二掩膜层,形成第一掩膜结构;
形成第二刻蚀图形于所述第一掩膜结构表面,所述第二刻蚀图形包括第三掩膜层、位于所述第三掩膜层表面的第四掩膜层、以及沿第二方向延伸并贯穿所述第三掩膜层和所述第四掩膜层的第二沟槽,所述第一方向与所述第二方向相交;
回填所述第二沟槽;
去除所述第四掩膜层,形成第二掩膜结构;
以所述第一掩膜结构和所述第二掩膜结构共同作为掩膜图形刻蚀所述基底,形成多个孔径相同的电容孔。
可选的,所述基底表面具有电容掩膜层;形成所述第一刻蚀图形于基底表面的具体步骤包括:
依次沉积所述第一掩膜层和所述第二掩膜层于所述电容掩膜层表面;
刻蚀所述第一掩膜层和所述第二掩膜层,形成沿第一方向延伸的第一沟槽;
形成覆盖于所述第一沟槽的侧壁表面的第一侧墙。
可选的,所述第一掩膜层为有机掩膜层,所述第二掩膜层为硬掩膜层。
可选的,形成覆盖于所述第一沟槽的侧壁表面的第一侧墙的具体步骤包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910814275.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种废水处理系统和处理方法
- 下一篇:树脂-铝合金复合体和制备方法,以及壳体
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造





