[发明专利]长延时指令处理装置、方法以及设备、可读存储介质在审
申请号: | 201910761134.8 | 申请日: | 2019-08-17 |
公开(公告)号: | CN110377339A | 公开(公告)日: | 2019-10-25 |
发明(设计)人: | 杨龚轶凡;闯小明;郑瀚寻;周远航 | 申请(专利权)人: | 深圳芯英科技有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518057 广东省深圳市南*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 指令 长延时 指令处理装置 读取 寄存器 输出 计算机可读存储介质 可读存储介质 写入缓冲单元 寄存器资源 编号单元 缓冲单元 源操作数 指令生成 指令运算 操作符 运算 | ||
1.一种长延时指令处理装置,包括译码单元、运算单元以及寄存器堆,其特征在于,还包括编号单元以及缓冲单元,其中:
所述编号单元与所述译码单元连接,用于接收所述译码单元输出的指令,所述指令包括第一指令和第二指令;所述编号单元还用于为所述第一指令生成写编号,为所述第二指令生成读编号;所述第一指令用于提取长延时指令的源操作数与源操作符,以供所述运算单元执行运算操作。
所述缓冲单元与所述运算单元以及所述寄存器堆连接;所述缓冲单元用于接收所述第一指令执行结果和所述写编号,所述缓冲单元还用于接收所述第二指令和所述读编号,所述第二指令用于读取所述执行结果,并将所述执行结果输出至所述寄存器堆。
2.如权利要求1所述的长延时指令处理装置,其特征在于,所述编号单元包括第一计数器,用于为所述第一指令生成写编号;所述编号单元还包括第二计数器,用于为所述第二指令生成读编号。
3.如权利要求2所述的长延时指令处理装置,其特征在于,所述编号单元还包括空满检测器,用于生成空满参数,还用于生成空信号或满信号,以及发射所述空信号或所述满信号。
4.如权利要求3所述的长延时指令处理装置,其特征在于,还包括第一保留站和第二保留站;所述第一保留站用于存储所述第一指令和所述写编号,还用于检测所述第一指令的数据冒险和接收所述满信号;所述第二保留站用于存储所述第二指令和所述读编号,还用于检测与所述第二指令相关的寄存器状态。
5.如权利要求4所述的长延时指令处理装置,其特征在于,所述缓冲单元包括写入状态检测器,用于生成写入信号,并将所述写入信号发送至所述第二保留站,所述第二保留站还用于检测所述写入信号。
6.一种长延时指令处理方法,提供译码单元、寄存器堆,其特征在于,还提供编号单元,所述方法包括:
所述编号单元接收所述译码单元输出的指令,所述指令包括第一指令和第二指令;所述第一指令用于提取长延时指令的源操作数与源操作符进行运算,所述第二指令用于读取所述第一指令的执行结果,并将所述执行结果输入所述寄存器堆;所述编号单元在识别出所述第一指令时,为所述第一指令生成写编号,在识别出所述第二指令时,为所述第二指令生成读编号;同一条长延时指令分离而来的所述第一指令的所述写编号与所述同一条长延时指令分离而来的所述第二指令的所述读编号一一对应。
7.如权利要求6所述的方法,其特征在于,还提供缓冲单元,所述第一指令执行结果根据写编号被写入所述缓冲单元,在所述执行结果写入完成后,所述缓冲单元生成写入信号,并向所述第二保留站发送所述写入信号;所述第二指令根据所述读编号从所述缓冲单元读取所述执行结果。
8.如权利要求6或7所述的方法,其特征在于,所述编号单元还用于对所述缓冲单元的空/满状态进行检查,在检测出所述空状态时,生成空信号,在检测出满状态时,生成满信号。
9.一种指令处理设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序时实现如权利要求6至8任一项所述长延时指令处理方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求6至8任一项所述长延时指令处理方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳芯英科技有限公司,未经深圳芯英科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910761134.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:信息标注方法、介质、装置和计算设备
- 下一篇:运算方法、装置及相关产品