[发明专利]故障冗余电路有效
| 申请号: | 201910729454.5 | 申请日: | 2019-08-08 |
| 公开(公告)号: | CN111667875B | 公开(公告)日: | 2023-07-25 |
| 发明(设计)人: | 崔谨镐;朴民奎 | 申请(专利权)人: | 爱思开海力士有限公司 |
| 主分类号: | G11C29/18 | 分类号: | G11C29/18;G11C29/24 |
| 代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;阮爱青 |
| 地址: | 韩国*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 故障 冗余 电路 | ||
1. 一种冗余电路,包括:
选择控制信号发生电路,其被配置为:当锁存地址信号的逻辑电平与熔丝信号的逻辑电平不同时,驱动被初始化的内部节点以产生选择控制信号;以及
列控制电路,其被配置为:基于所述选择控制信号来缓冲预列选择信号,以:
产生用于执行单元的列操作的列选择信号;或者
产生用于执行冗余单元的列操作的冗余列选择信号,
其中,当预充电信号被产生时,所述内部节点被驱动以具有预定逻辑电平。
2. 如权利要求1所述的冗余电路,其中,所述预充电信号在以下时间被产生:
在从预列选择信号被产生以在所述列操作期间选择列路径的时间开始经过了预定延迟时段时;或者
在用于执行初始化操作的复位信号被产生时。
3. 如权利要求1所述的冗余电路,
其中,所述选择控制信号由所述内部节点驱动至第一逻辑电平;以及
其中,当所述锁存地址信号的逻辑电平与所述熔丝信号的逻辑电平不同时,所述选择控制信号被驱动至第二逻辑电平。
4. 如权利要求1所述的冗余电路,其中,所述选择控制信号发生电路包括:
比较电路,其被配置为:基于使能脉冲和预充电信号来将所述锁存地址信号和所述熔丝信号进行比较,以产生比较信号;以及
内部节点驱动电路,其被配置为基于所述比较信号来驱动所述内部节点。
5.如权利要求4所述的冗余电路,其中,所述使能脉冲基于地址锁存脉冲而产生,所述地址锁存脉冲被创建以接收用于访问对其执行所述列操作的单元的地址信号。
6.如权利要求4所述的冗余电路,其中,所述比较电路产生基于所述预充电信号而被驱动至第一逻辑电平的所述比较信号,并且当所述锁存地址信号的逻辑电平与所述熔丝信号的逻辑电平不同时,所述比较电路将所述比较信号驱动至第二逻辑电平。
7.如权利要求4所述的冗余电路,其中,当所述比较信号具有第二逻辑电平时,所述内部节点驱动电路驱动所述内部节点。
8.如权利要求4所述的冗余电路,其中,所述比较电路包括:
比较/驱动电路,其被配置为:当所述锁存地址信号的逻辑电平与所述熔丝信号的逻辑电平不同时,驱动第一节点;
使能驱动电路,其被配置为:当所述使能脉冲被产生时,通过所述第一节点来驱动第二节点,经由所述第二节点来输出所述比较信号;以及
预充电驱动电路,其被配置为:基于所述预充电信号和所述比较信号来驱动所述第二节点。
9. 如权利要求8所述的冗余电路,其中,所述比较/驱动电路:
基于所述锁存地址信号,使用所述熔丝信号来驱动所述第一节点;或者
基于所述熔丝信号,使用所述锁存地址信号来驱动所述第一节点。
10.如权利要求8所述的冗余电路,其中,当所述预充电信号具有第一逻辑电平或者所述比较信号具有所述第一逻辑电平时,所述预充电驱动电路将所述比较信号驱动至所述第一逻辑电平。
11.如权利要求4所述的冗余电路,其中,所述选择控制信号发生电路还包括预充电电路,所述预充电电路基于所述预充电信号来将所述内部节点初始化。
12.如权利要求4所述的冗余电路,其中,所述选择控制信号发生电路还包括选择控制信号输出电路,所述选择控制信号输出电路缓冲所述内部节点的信号以产生所述选择控制信号以及基于所述选择控制信号来驱动所述内部节点。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910729454.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:传输块大小的确定方法及通信装置
- 下一篇:半导体存储装置以及方法





