[发明专利]一种带端口电压保护电路的端口电路有效
申请号: | 201910595528.0 | 申请日: | 2019-07-03 |
公开(公告)号: | CN110311667B | 公开(公告)日: | 2022-02-08 |
发明(设计)人: | 庄志伟;张军;竺际隆;费俊驰;庄健 | 申请(专利权)人: | 无锡英迪芯微电子科技股份有限公司 |
主分类号: | H03K19/003 | 分类号: | H03K19/003;H03K19/0175 |
代理公司: | 无锡华源专利商标事务所(普通合伙) 32228 | 代理人: | 聂启新 |
地址: | 214028 江苏省无锡*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 端口 电压 保护 电路 | ||
1.一种带端口电压保护电路的端口电路,其特征在于,所述端口电路包括受控制信号控制的驱动晶体管,所述驱动晶体管的控制端接收所述控制信号,第一端通过上拉电阻连接电源,第二端接地;所述驱动晶体管的第一端还通过端口保护晶体管连接到端口,所述端口保护晶体管内的PN结在所述端口为负电压时处于反偏状态,所述端口保护晶体管在所述端口为负电压时截止,实现所述端口与所述驱动晶体管之间的隔离;
其中,所述端口保护晶体管为PMOS管,所述PMOS管的栅极通过限流电阻接地,所述PMOS管的衬底和源极相连并连接到所述驱动晶体管的第一端,所述PMOS管的漏极连接到所述端口,所述PMOS管的衬底和漏极之间形成有PN结,所述PN结在所述端口为负电压时处于反偏状态。
2.根据权利要求1所述的端口电路,其特征在于,所述PMOS管的源极和栅极之间串联有第一二极管,所述第一二极管的负极连接所述PMOS管的源极、正极连接所述PMOS管的栅极。
3.根据权利要求1或2所述的端口电路,其特征在于,所述上拉电阻与所述电源之间串联有第二二极管,所述的第二二极管的正极连接所述电源、负极连接所述上拉电阻,所述第二二极管实现所述端口与所述电源之间的隔离。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡英迪芯微电子科技股份有限公司,未经无锡英迪芯微电子科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910595528.0/1.html,转载请声明来源钻瓜专利网。