[发明专利]沟槽栅半导体器件及其制造方法在审
申请号: | 201910375063.8 | 申请日: | 2019-05-07 |
公开(公告)号: | CN110190112A | 公开(公告)日: | 2019-08-30 |
发明(设计)人: | 韩健 | 申请(专利权)人: | 上海华虹宏力半导体制造有限公司 |
主分类号: | H01L29/06 | 分类号: | H01L29/06;H01L29/423;H01L21/336;H01L29/78 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 郭四华 |
地址: | 201203 上海市浦东*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 屏蔽 导电材料层 沟槽栅 沟槽栅半导体器件 漂移区 原胞 栅极沟槽 体区 源区 屏蔽电极结构 栅极导电材料 屏蔽介质层 正面金属层 表面形成 导通电阻 横向耗尽 降低器件 开关损耗 密勒电容 栅介质层 接触孔 外延层 并联 源极 填充 制造 | ||
1.一种沟槽栅半导体器件,其特征在于,包括:
由第一导电类型的第一外延层组成的漂移区;
在所述漂移区顶部的所述第一外延层中形成有第二导电类型的体区;
多个沟槽栅,所述沟槽栅包括栅极沟槽、栅介质层和栅极导电材料层,所述栅极沟槽穿过所述体区且所述栅极沟槽的底部位于所述漂移区中,所述栅介质层形成于所述栅极沟槽的底部表面和侧面,所述栅极导电材料层将所述栅极沟槽填充,被所述栅极导电材料层侧面覆盖的所述体区的表面用于形成沟道;
沟槽栅半导体器件的原胞区包括多个并联的原胞,各所述原胞包括一个所述沟槽栅;
在各所述沟槽栅的两侧分别形成有一个屏蔽电极结构,所述屏蔽电极结构包括屏蔽沟槽、屏蔽介质层和屏蔽导电材料层,所述屏蔽沟槽穿过所述体区且所述屏蔽沟槽的底部位于所述漂移区中,所述屏蔽沟槽的深度大于所述栅极沟槽的深度;所述屏蔽介质层形成在所述屏蔽沟槽的侧面和底部表面,所述屏蔽导电材料层填充在所述屏蔽沟槽中;所述屏蔽导电材料层用于对所述沟槽栅底部的所述漂移区产生横向耗尽,从而降低器件的密勒电容和导通电阻;
在所述体区表面形成有第一导电类型重掺杂的源区;
所述栅极导电材料层通过穿过层间膜的接触孔连接到由正面金属层组成的栅极;
所述屏蔽导电材料层和所述源区都通过对应的接触孔连接到由正面金属层组成的源极。
2.如权利要求1所述的沟槽栅半导体器件,其特征在于:所述沟槽栅半导体器件为沟槽栅MOSFET,在所述漂移区的背面形成有第一导电类型重掺杂的漏区,在所述漏区的背面形成有由背面金属层组成的漏极。
3.如权利要求2所述的沟槽栅半导体器件,其特征在于:所述第一外延层形成于半导体衬底表面。
4.如权利要求3所述的沟槽栅半导体器件,其特征在于:所述半导体衬底为具有第一导电类型重掺杂的结构;所述漏区由背面减薄后的所述半导体衬底组成;或者所述漏区由背面减薄后的所述半导体衬底再叠加第一导电类型重掺杂的背面离子注入区组成。
5.如权利要求3所述的沟槽栅半导体器件,其特征在于:所述半导体衬底为硅衬底,所述第一外延层为硅外延层。
6.如权利要求5所述的沟槽栅半导体器件,其特征在于:所述栅介质层为栅氧化层,所述栅极导电材料层为多晶硅栅;所述屏蔽介质层的材料为氧化层,所述屏蔽导电材料层的材料为多晶硅。
7.如权利要求1所述的沟槽栅半导体器件,其特征在于:在所述原胞区外还包括栅极引出区,所述栅极引出区中形成有和所述原胞区中的所述沟槽栅同时形成的第二沟槽栅,所述第二沟槽栅中也包括栅极沟槽、栅介质层和栅极导电材料层,所述第二沟槽栅的栅极沟槽的宽度大于所述沟槽栅的栅极沟槽的宽度,所述第二沟槽栅的栅极沟槽和所述沟槽栅的栅极沟槽相连通,所述第二沟槽栅中的栅极导电材料层和所述沟槽栅中的栅极导电材料层相导通,所述沟槽栅中的所述栅极导电材料层通过连接到所述第二沟槽栅中的栅极导电材料层并通过形成于所述第二沟槽栅的栅极导电材料层顶部的接触孔连接到所述栅极。
8.如权利要求1至7中任一权项所述的沟槽栅半导体器件,其特征在于:所述沟槽栅半导体器件为N型器件,第一导电类型为N型,第二导电类型为P型;或者,所述沟槽栅半导体器件为P型器件,第一导电类型为P型,第二导电类型为N型。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司,未经上海华虹宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910375063.8/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类